Показати скорочену інформацію

dc.contributor.authorАзаров, Олексій Дмитровичuk
dc.contributor.authorБогомолов, Сергій Віталійовичuk
dc.contributor.authorГарнага, Володимир Анатолійовичuk
dc.contributor.authorНікітін, Юрій Юрійовичuk
dc.contributor.authorАзаров, Алексей Дмитриевичru
dc.contributor.authorБогомолов, Сергей Витальевичru
dc.contributor.authorГарнага, Владимир Анатольевичru
dc.contributor.authorAzarov, Oleksii Dmytrovychen
dc.contributor.authorBohomolov, Serhii Vitaliiovychen
dc.contributor.authorHarnaha, Volodymyr Anatoliiovychen
dc.date.accessioned2017-10-27T13:43:06Z
dc.date.available2017-10-27T13:43:06Z
dc.date.issued2017-10-25
dc.identifier120004
dc.identifier.citationПат. 120004 UA, МПК H03F 3/26. Двотактний симетричний підсилювач струму [Текст] / О. Д. Азаров, С. В. Богомолов, В. А. Гарнага, Ю. Ю. Нікітін (Україна). - № u 2017 00364 ; заявл. 13.01.2017 ; опубл. 25.10.2017, Бюл. № 20. - 7 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/18641
dc.description.abstractДвотактний симетричний підсилювач струму, який містить шість джерел струму, шини додатного та від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, двадцять два транзистори, причому другий вхід першого та перший вхід другого джерела струму з'єднано з колектором першого та другого транзистора відповідно, бази першого та другого транзисторів з'єднано з базами та колекторами четвертого та п'ятого транзисторів відповідно, колектор четвертого транзистора з'єднано з емітером третього транзистора, база якого з'єднана з другим входом першого джерела струму, колектор п'ятого транзистора з'єднано з емітером шостого транзистора, база якого з'єднана з першим входом другого джерела струму, колектор третього транзистора з'єднано з другим входом третього джерела струму і з колектором сьомого та з базою одинадцятого транзисторів відповідно, колектор шостого транзистора з'єднано з першим входом четвертого джерела струму і з колектором десятого та з базою шістнадцятого транзисторів відповідно, емітер шістнадцятого транзистора з'єднано з колектором п'ятнадцятого транзистора, емітер одинадцятого транзистора з'єднано з колектором дванадцятого транзистора, емітери дванадцятого та чотирнадцятого транзисторів з'єднано з емітерами тринадцятого та п'ятнадцятого транзисторів відповідно, бази тринадцятого та чотирнадцятого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, колектор тринадцятого об'єднано та з'єднано з базою двадцять першого та колектором вісімнадцятого транзисторів відповідно, колектор чотирнадцятого об'єднано т з'єднано з базою двадцятого та колектором сімнадцятого транзисторів, колектор одинадцятого транзистора з'єднано з базами сімнадцятого та дев'ятнадцятого транзисторів, колектор шістнадцятого транзистора з'єднано з базами вісімнадцятого та двадцять другого транзисторів, бази сімнадцятого та дев'ятнадцятого транзисторів об'єднано та з'єднано з колектором дев'ятнадцятого та емітером двадцятого транзисторів та другим входом п'ятого джерела струму, бази вісімнадцятого та двадцять другого транзисторів об'єднано та з'єднано з колектором двадцять другого та емітером двадцять першого транзисторів та першим входом шостого джерела струму, перші входи першого, третього та п'ятого джерел струму та емітери сімнадцятого та дев'ятнадцятого транзисторів підключено до шини додатного живлення, другі входи другого, четвертого та шостого джерел струму та емітери вісімнадцятого та двадцять другого транзисторів підключено до шини від'ємного живлення, колектори двадцять першого та двадцятого транзисторів з'єднано з вихідною шиною, який відрізняється тим, що у нього введено чотири транзистори, причому бази двадцять п'ятого та двадцять шостого транзисторів з'єднано з вхідною шиною, емітер двадцять четвертого транзистора з'єднано з емітером другого транзистора, колектор якого під'єднано до шини додатного живлення, емітер першого транзистора з'єднано з емітером двадцять третього транзистора, колектор якого під'єднано до шини від'ємного живлення, бази двадцять третього та двадцять четвертого транзисторів під'єднано до шини нульового потенціалу, емітер четвертого транзистора з'єднано з емітером двадцять п'ятого транзистора, колектор якого під'єднано до шини від'ємного живлення, емітер п'ятого транзистора з'єднано з емітером двадцять шостого транзистора, колектор якого під'єднано до шини додатного живлення, емітер сьомого транзистора з'єднано з емітером восьмого транзистора, емітер дев'ятого транзистора з'єднано з емітером десятого транзистора, бази і колектори восьмого та дев'ятого транзисторів об'єднано, бази сьомого та дванадцятого транзисторів об'єднано і з'єднано з емітером одинадцятого та колектором дванадцятого транзисторів, бази десятого та п'ятнадцятого транзисторів об'єднано і з'єднано з емітером шістнадцятого та колектором п'ятнадцятого транзисторів.uk
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectH03F 3/26
dc.subjectдвотактний підсилювач струмуuk
dc.subjectсиметричний підсилювач струмуuk
dc.subjectімпульсна технікаuk
dc.subjectаналого-цифрові перетворювачіuk
dc.titleДвотактний симетричний підсилювач струмуuk
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію