• English
    • українська
  • українська 
    • English
    • українська
  • Увійти
Дивитися документ 
  • Головна
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Дивитися документ
  • Головна
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Дивитися документ
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Двотактний симетричний підсилювач струмів

Автор
Азаров, Олексій Дмитрович
Дудник, Олександр Вікторович
Богомолов, Сергій Віталійович
Азаров, Алексей Дмитриевич
Дудник, Александр Викторович
Богомолов, Сергей Витальевич
Azarov, Oleksii Dmytrovych
Dudnyk, Oleksandr Viktorovych
Bohomolov, Serhii Vitaliiovych
Дата
2010-09-10
Metadata
Показати повну інформацію
Collections
  • Факультет інформаційних технологій та комп'ютерної інженерії [439]
Анотації
Двотактний симетричний підсилювач струму, в якому перше джерело струму та перший, третій, четвертий, а також другий, п'ятий, шостий транзистори утворюють схему задання режиму по постійному струму восьмого, дев'ятого транзисторів вхідного каскаду. Для задання режиму по постійному струму дев'ятнадцятого, тридцять шостого, тридцять третього, тридцять п'ятого, а також двадцять другого, тридцять четвертого, тридцять сьомого, тридцять восьмого транзисторів, слугує двонаправлений відбивач струму на дванадцятому, двадцятому, тринадцятому, двадцять першому транзисторах, а також компенсатори струму, які побудовано на сьомому, одинадцятому, двадцять п'ятому, а також десятому, чотирнадцятому, тридцять другому транзисторах. Двадцятий, двадцять перший, двадцять третій та двадцять четвертий транзистори утворюють двотактний симетричний вихідний каскад.
 
Двухтактный симметричный усилитель тока, в котором первый источник тока и первый, третий, четвертый, а также второй, пятый, шестой транзисторы образуют схему задания режима по постоянному току восьмого, девятого транзисторов входного каскада. Для задания режима по постоянному току девятнадцатого, тридцать шестого, тридцать третьего, тридцать пятого, а также двадцать второго, тридцать четвертого, тридцать седьмого, тридцать восьмого транзисторов, служит двунаправленный отражатель тока на двенадцатом, двадцатом, тринадцатом, двадцать первом транзисторах, а также компенсаторы тока, которые построены на седьмом, одиннадцатом, двадцать пятом, а также десятом, четырнадцатом, тридцать втором транзисторах. Двадцатый, двадцать первый, двадцать третий и двадцать четвертый транзисторы образуют двухтактный симметричный выходной каскад.
 
A push-pull balanced current amplifier wherein first current source and first, third, fourth, as well as second, fifth, sixth transistors form a circuit for constant current mode setting of eighth, ninth transistors of input stage. To set constant current mode of nineteenth, thirty sixth, thirty third, thirty fifth, as well as twenty second, thirty fourth, thirty seventh, thirty eighth transistors, two-directional current reflector serves which built on twelfth, twentieth, thirteenth, twenty first transistors, and current compensators built on seventh, eleventh, twenty fifth, as well as on tenth, fourteenth, thirty second transistors. Twenty, twenty first, twenty third and twenty fourth transistors form a push-pull balanced output stage.
 
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/1017
Відкрити
52717.pdf (168.3Kb)

Інституційний репозиторій

ГоловнаПошукДовідкаКонтактиПро нас

Ресурси

JetIQСайт бібліотекиСайт університетаЕлектронний каталог ВНТУ

Перегляд

Всі архівиСпільноти та колекціїЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOIЦя колекціяЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOI

Мій обліковий запис

ВхідРеєстрація

Статистика

View Usage Statistics

ISSN 2413-6360 | Головна | Відправити відгук | Довідка | Контакти | Про нас
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ