• English
    • українська
  • українська 
    • English
    • українська
  • Увійти
Дивитися документ 
  • Головна
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Дивитися документ
  • Головна
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Дивитися документ
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Двотактний симетричний підсилювач струму

Автор
Азаров, Олексій Дмитрович
Богомолов, Сергій Віталійович
Гарнага, Володимир Анатолійович
Кириленко, Дмитро Олегович
Азаров, Алексей Дмитриевич
Богомолов, Сергей Витальевич
Гарнага, Владимир Анатольевич
Кириленко, Дмитрий Олегович
Azarov, Oleksii Dmytrovych
Bohomolov, Serhii Vitaliiovych
Harnaha, Volodymyr Anatoliiovych
Kyrylenko, Dmytro Olehovych
Дата
2010-08-10
Metadata
Показати повну інформацію
Collections
  • Факультет інформаційних технологій та комп'ютерної інженерії [439]
Анотації
Двотактний симетричний підсилювач струму, до якого завдяки введенню в схему нових зв'язків, а також двадцять п'ятого - тридцятого транзисторів, підвищується коефіцієнт підсилення і швидкодія. Перше і друге джерела струмів у поєднанні з першим та другим транзистором утворюють схему задання режимів по постійному струму каскадів схеми. П'ятий і шостий транзистори утворюють вхідний двотактний каскад. Дев'ятий, десятий, одинадцятий, дванадцятий транзистори утворюють двонаправлений відбивач струму. Компенсатори струму побудовано на двадцять п'ятому, третьому, сьомому та четвертому, двадцять шостому, восьмому транзисторах відповідно. Проміжні підсилювальні каскади побудовано па п'ятнадцятому та шістнадцятому транзисторах відповідно. Відбивачі струму на тринадцятому, сімнадцятому, дев'ятнадцятому та чотирнадцятому, вісімнадцятому, двадцятому транзисторах разом із двадцять сьомим та двадцять восьмим транзисторами у діодному вмиканні дозволяють вдвічі збільшити коефіцієнт підсилення по струму. Для розвантаження дев'ятнадцятого і двадцятого транзисторів введені двадцять дев'ятий та тридцятий транзистор відповідно. Двадцять перший, двадцять другий, двадцять третій та двадцять четвертий транзистори утворюють двотактний симетричний вихідний каскад. Резистор зворотного зв'язку задає коефіцієнт підсилення схеми. Коригуючий конденсатор коригує АЧХ та запобігає генерації схеми.
 
Двухтактный симметричный усилитель тока, в котором благодаря введению в схему новых связей, а также двадцать пятого - тридцатого транзисторов, повышается коэффициент усиления и быстродействие. Первый и второй источники токов в сочетании с первым и вторым транзистором образуют схему задания режимов по постоянному току каскадов схемы. Пятый и шестой транзисторы образуют входной двухтактный каскад. Девятый, десятый, одиннадцатый, двенадцатый транзисторы образуют двунаправленный отражатель тока. Компенсаторы тока построены на двадцать пятом, третьем, седьмом и четвертом, двадцать шестом, восьмом транзисторах соответственно. Промежуточные усилительные каскады построены на пятнадцатом и шестнадцатом транзисторах соответственно. Отражатели тока на тринадцатом, семнадцатом, девятнадцатом и четырнадцатом, восемнадцатом, двадцатом транзисторах вместе с двадцать седьмым и двадцать восьмым транзисторами в диодном включении позволяют вдвое увеличить коэффициент усиления по току. Для разгрузки девятнадцатого и двадцатого транзисторов введены двадцать девятый и тридцатый транзистор соответственно. Двадцать первый, двадцать второй, двадцать третий и двадцать четвертый транзисторы образуют двухтактный симметричный выходной каскад. Резистор обратной связи задает коэффициент усиления схемы. Корректирующий конденсатор корректирует АЧХ и предотвращает генерацию схемы.
 
The invention proposes a push-pull balanced current amplifier wherein due introduction of new connection, as well as twenty fifth - thirtieth transistors the amplification constant and operation speed are increased. First and second current sources and first and second transistors form DC mode setting circuit for stages. Fifth and sixth transistors form an input push-pull circuit. Ninth, tenth, eleventh, twelfth form a bidirectional current reflector. Current compensators are built on twenty fifth, third, fifth, seventh and fourth, twenty sixth and eighth transistors, correspondingly. Intermediate amplification stages are built on fifteenth and sixteenth transistors, correspondingly. Current reflectors – on thirteenth, seventeenth, nineteenth and fourteenth, eighteenth, twentieth transistors together with twenty seventh and twenty eighth diode-connected transistors provide double increase of current amplification factor. Twenty ninth and thirtieth transistors, correspondingly are incorporated for uploading nineteenth and twentieth transistors. Twenty first, twenty second, twenty third and twenty fourth transistors form a push-pull balanced output stage. A feedback resistor sets the amplification constant of the circuit. A balancing capacitor corrects amplitude-frequency response and prevents circuit generation.
 
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/1034
Відкрити
51958.pdf (204.3Kb)

Інституційний репозиторій

ГоловнаПошукДовідкаКонтактиПро нас

Ресурси

JetIQСайт бібліотекиСайт університетаЕлектронний каталог ВНТУ

Перегляд

Всі архівиСпільноти та колекціїЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOIЦя колекціяЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOI

Мій обліковий запис

ВхідРеєстрація

Статистика

View Usage Statistics

ISSN 2413-6360 | Головна | Відправити відгук | Довідка | Контакти | Про нас
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ