• English
    • українська
  • English 
    • English
    • українська
  • Login
View Item 
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • View Item
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • View Item
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Двотактний симетричний підсилювач струму

Author
Азаров, Олексій Дмитрович
Богомолов, Сергій Віталійович
Лукащук, Олександр Олександрович
Крупельницький, Леонід Віталійович
Азаров, Алексей Дмитриевич
Богомолов, Сергей Витальевич
Лукащук, Александр Александрович
Крупельницкий, Леонид Витальевич
Azarov, Oleksii Dmytrovych
Bohomolov, Serhii Vitaliiovych
Lukaschuk, Oleksandr Oleksandrovych
Krupelnytskyi, Leonid Vitaliiovych
Date
2007-06-11
Metadata
Show full item record
Collections
  • Факультет інформаційних технологій та комп'ютерної інженерії [439]
Abstract
Двотактний симетричний підсилювач струму містить перше джерело струму, яке своїми виходами з'єднане з джерелами струмів зміщення, які побудовані на сьомому-вісімнадцятому транзисторах відповідно. Колектори чотирнадцятого та п'ятнадцятого транзисторів з'єднані з колекторами третього та четвертого транзисторів та з емітерними повторювачами на базі тридцять першого і тридцять другого транзисторів та виводами другого джерела струму. Емітери третього та четвертого транзисторів з'єднані з шиною нульового потенціалу. Колектори сімнадцятого та вісімнадцятого транзисторів з'єднані з колекторами першого і другого транзисторів та з базами п'ятого і шостого транзисторів, а також з відбивачами струму на тридцять п'ятому, тридцять шостому та тридцять третьому, тридцять сьомому і тридцять четвертому, тридцять восьмому транзисторах. Емітери першого та другого транзисторів з'єднані з вхідною шиною та виходом подільника струму. Емітери п'ятого та шостого транзисторів з'єднані з виводами третього джерела струму та входами відбивачів струму з двома виходами, які побудовані на дев'ятнадцятому - тридцятому транзисторах відповідно. Колектори п'ятого та шостого транзисторів та входи живлення відбивачів струму з двома виходами з'єднані з шинами живлення. Другі виходи відбивачів струму з двома виходами з'єднані входами подільника струму. Третій вхід подільника струму з'єднаний з шиною нульового потенціалу. Вихід подільника струму з'єднаний з емітерами першого і другого транзисторів та з вхідною шиною. Перші виходи відбивачів струму з двома виходами з'єднані з вихідною шиною.
 
Двухтактный симметричный усилитель тока содержит первый источник тока, который своими выходами соединен с источниками токов смещения, которые собраны на седьмом-восемнадцатом транзисторах соответственно. Коллекторы четырнадцатого и пятнадцатого транзисторов соединены с коллекторами третьего и четвертого транзисторов и с эмиттерными повторителями на базе тридцать первого и тридцать второго транзисторов и выводами второго источника тока. Эмиттеры третьего и четвертого транзисторов соединены с шиной нулевого потенциала. Коллекторы семнадцатого и восемнадцатого транзисторов соединены с коллекторами первого и второго транзисторов и базами пятого и шестого транзисторов, а также с отражателями тока на тридцать пятом, тридцать шестом, тридцать третьем, тридцать седьмом и тридцать четвертом, тридцать восьмом транзисторах. Эмиттеры первого и второго транзисторов соединены с входной шиной и выходом делителя тока. Эмиттеры пятого и шестого транзистора соединены с выводами третьего источника тока и входами отражателей тока с двумя выходами, которые собраны на девятнадцатом – тридцатом транзисторах соответственно. Коллекторы пятого и шестого транзистора и входы питания отражателей тока с двумя выходами соединены с шинами питания. Вторые выходы отражателей тока с двумя выходами соединены с входами делителя тока. Третий вход делителя тока соединен с шиной нулевого потенциала. Выход делителя тока соединен с эмиттерами первого и второго транзисторов и входной шиной. Первые выходы отражателей тока с двумя выходами соединены с выходной шиной.
 
The puch-pull symmetric amplifier comprises the first current source having outputs connected with sources of bias currents assembled on the seventh - the eighteenth transistors, accordingly. Collectors of the fourteenth and the fifteenth transistors are connected with collectors of the third and the fourth transistors and with emitter followers based on the thirty first, the thirty second transistors and the second current source contacts. Emitters of the third and the fourth transistors are connected with neutral bus. Collectors of the seventeen and the eighteenth transistors are connected with collectors of the first and the second transistors and bases of the fifth and sixth ones and also with current reflectors based on the thirty fifth, thirty sixth, thirty third, thirty seventh and thirty fourth, thirty eighth transistors. Emitters of the first and the second transistors are connected with the output bus and current divider output. Emitters of the fifth and the sixth transistors are connected with the third current source terminals and reflector inputs having two outputs assembled on the base of nineteenth-thirtieth transistors accordingly. The third input of the current divider is connected with neutral bus. The current divider output is connected with emitters of the first and the second transistor and the output bus. First outputs of current reflectors having two outputs are connected with the output bus.
 
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/1826
View/Open
23607.pdf (85.06Kb)

Institutional Repository

FrontpageSearchHelpContact UsAbout Us

University Resources

JetIQLibrary websiteUniversity websiteE-catalog of VNTU

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOIThis CollectionBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOI

My Account

LoginRegister

Statistics

View Usage Statistics

ISSN 2413-6360 | Frontpage | Send Feedback | Help | Contact Us | About Us
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ