Фазометр
Author
Рудик, Вадим Данилович
Гончар, Сергій Феодосійович
Рудык, Вадим Данилович
Гончар, Сергей Феодосьевич
Rudyk, Vadym Danylovych
Gonchar, Sergii Feodosiiovych
Date
2006-01-16Metadata
Show full item recordCollections
Abstract
Фазометр, який містить перший і другий підсилювачі-обмежувачі, які входами підключені до вхідних каналів фазометра, а виходами - до виходів першого тригера, перший і другий детектори, які включені між виходами підсилювачів обмежувачів і входами схеми співпадання, вихід якої через послідовно з'єднані другий тригер і фазоінвертор зв'язаний з керувальними входами мостової схеми, включеною між резистором, підключеним до виходу першого тригера, і конденсатором, підключеним одночасно до першого входу індикатора і загальної шини, два двоканальні аналого-цифрові перетворювачі, виходи яких підключені до першого входу мікропроцесорного обчислювача, два перетворювачі шпаруватості, входи яких підключені відповідно до виходів детекторів, а їх виходи - до першого і другого входів двоканального аналого-цифрового перетворювача, схему стробування, перший вхід якої підключений до виходу першого підсилювача-обмежувача, а другий вхід - до виходу другого детектора через послідовно з'єднаний формувач стробу, частотно-імпульсний перетворювач, вхід якого з'єднаний з виходом схеми стробування, а два виходи якого підключені до першого і другого входів двоканального аналого-цифрового перетворювача, причому в нього введені перший, другий, третій та четвертий диференціатори, входи першого та другого диференціаторів підключені до вхідних каналів фазометра, а їх виходи з'єднані з входами третього та четвертого диференціаторів, виходи яких підключені до входів другого та першого підсилювачів-обмежувачів відповідно. Предлагаемый фазометр содержит два усилителя-ограничителя, два триггера, два детектора, логический элемент И, фазоинвертор, мостовую измерительную схему, резистор, конденсатор, индикатор, два аналого-цифровых преобразователя, микропроцессорное вычислительное устройство, два широтно-импульсных преобразователя, формирователь стробирующего сигнала, частотно-импульсный преобразователь и дифференциаторы. Входы усилителей-ограничителей соединены с соответствующими входами фазометра, а выходы соединены с выходами первого триггера. Входы детекторов соединены с выходами усилителей-ограничителей, а выходы соединены с входами логического элемента И. Выход логического элемента соединен с управляющими входами элементов мостовой измерительной схемы. Мостовая измерительная схема включена между резистором и входом индикатора. Конденсатор включен между входом индикатора и общей точкой схемы фазометра. Выходы аналого-цифровых преобразователей соединены с входом вычислительного устройства. Входы широтно-импульсных преобразователей соединены с выходами детекторов, а выходы соединены с входами соответствующих аналого-цифровых преобразователей. Первый вход формирователя стробирующего сигнала соединен с выходом первого усилителя-ограничителя, а второй вход соединен с выходом второго детектора. Вход частотно-импульсного преобразователя соединен с выходом формирователя стробирующего сигнала, а выходы соединены с входами аналого-цифровых преобразователей. Входы первых двух дифференциаторов соединены с соответствующими входами фазометра, а выходы соединены с входами третьего и четвертого дифференциаторов. Выходы третьего и четвертого дифференциаторов соединены с входами усилителей-ограничителей. The proposed phasemeter contains two amplitude-limiting amplifiers, two triggers, two detectors, an AND logic element, a phase inverter, a bridge measuring circuit, a resistor, a capacitor, an indicator, two analog-to-digital converters, a microprocessor computing unit, two pulse-width converters, a gate signal former, a pulse-frequency converter, and differentiators. The inputs of the amplitude-limiting amplifiers are connected to the corresponding inputs of the phasemeter, and the outputs are connected to the outputs of the first trigger. The inputs of the detectors are connected to the outputs of the amplitude-limiting amplifiers, and the outputs are connected to the inputs of the AND logic elements. The output of the logic element is connected to the control inputs of the elements of the bridge measuring circuit. The bridge measuring circuit is inserted between the resistor and the input of the indicator. The capacitor is inserted between the input of the indicator and the common connection point of the phasemeter. The outputs of the analog-to-digital converters are connected to the input of the computing unit. The inputs of the pulse-width converters are connected to the outputs of the detectors, and the outputs are connected to the inputs of the corresponding analog-to-digital converters. The first input of the gate signal former is connected to the output of the first amplitude-limiting amplifier, and the second input is connected to the output of the second detector. The input of the pulse-frequency converter is connected to the output of the gate signal former, and the outputs are connected to the inputs of the analog-to-digital converters. The inputs of the first two differentiators are connected to the corresponding inputs of the phasemeter, ant the outputs are connected to the inputs of the third and the fourth differentiators. The outputs of the third and the fourth differentiators are connected to the inputs of the amplitude-limiting amplifiers.
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/2031