Цифровий фазометр на ПЛІС
Анотації
Роботу присвячено дослідженню та розробці цифрового фазометру на програмованій логічній інтегральній схемі. Застосування програмованих логічних інтегральних схем набагато спрощує реалізацію основних вузлів фазометра (таких, як лічильник, вузол порівняння та ін.) та їх взаємодію. Звідси виникають переваги у порівняно малій ціні пристрою. В ході роботи було перевірено можливість роботи по частинах над проектом, про що свідчить реалізація цифрового фазометра одним розробником та каскаду дешифраторів семисегментного коду іншим. Після виконання даної роботи достатньо легко виконати об’єднання цих проектів в одне ціле для створення цифрової частини фазометра на програмованій логічній інтегральній схемі. The paper is devoted to the research and development of a digital phase meter on a programmable logic integrated circuit. The application of programmable logic integrated circuits greatly simplifies the implementation and interaction of the main units of the phase meter (such as counter, comparison node, etc.). This is why the device has a relatively low price. During the work the possibility of work on parts on the project was checked, as evidenced by the implementation of a digital phase meter by one developer and a cascade of seven-segment code decoders by others.
URI:
https://ir.lib.vntu.edu.ua//handle/123456789/29210