• English
    • українська
  • English 
    • English
    • українська
  • Login
View Item 
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • View Item
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • View Item
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Двотактний симетричний підсилювач струму

Author
Азаров, Олексій Дмитрович
Богомолов, Сергій Віталійович
Павлов, Сергій Володимирович
Генеральницький, Євгеній Сергійович
Date
2019-05-27
Metadata
Show full item record
Collections
  • Факультет інформаційних електронних систем [678]
  • Факультет інформаційних технологій та комп'ютерної інженерії [439]
Abstract
Двотактний симетричний підсилювач струму, який містить перше і друге джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, шістнадцять транзисторів, причому емітери сьомого, дев'ятого та дев'ятнадцятого транзисторів об'єднані між собою та з'єднані з шиною додатного живлення та першим джерелом струму, яке в свою чергу з'єднано з базою третього транзистору, колектор третього транзистора з'єднано з базою тринадцятого транзистора, бази сьомого та дев'ятого транзисторів об'єднано з колектором дев'ятого транзистора, емітери восьмого, десятого та двадцятого транзисторів об'єднані між собою та з'єднані з шиною від'ємного живлення та другим джерелом струму, яке в свою чергу з'єднано з базою четвертого транзистора, колектор четвертого транзистора з'єднано з базою чотирнадцятого транзистора, бази восьмого та десятого транзисторів об'єднано з колектором десятого транзистора, колектори одинадцятого та дванадцятого транзисторів об'єднані, бази п'ятнадцятого та шістнадцятого транзисторів з'єднані з шиною нульового потенціалу, який відрізняється тим, що введено вісім транзисторів, два джерела постійного струму, причому шину додатного живлення з'єднано з емітером дев'ятнадцятого транзистора та третім джерелом струму, колектор першого транзистора з'єднано з першим джерелом струму та базою третього транзистора, бази першого та сімнадцятого транзисторів з'єднані з колектором сімнадцятого та емітером третього транзисторів, причому емітери сімнадцятого та вісімнадцятого транзисторів об'єднано та з'єднано з вхідною шиною, емітери першого та другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, базу другого та вісімнадцятого транзисторів об'єднано та з'єднано з колектором вісімнадцятого та емітером четвертого транзисторів, колектор другого транзистора з'єднано базою четверного транзистора та другим джерелом струму, колектор одинадцятого транзистора з'єднаний з третім джерелом струму, колектор дванадцятого транзистора з'єднаний з четвертим джерелом струму, емітери чотирнадцятого та шістнадцятого транзисторів об'єднані між собою та з'єднані з базою дванадцятого транзистора, емітери тринадцятого та п'ятнадцятого транзисторів об'єднані між собою та з'єднані з базою одинадцятого транзистора, колектор чотирнадцятого з'єднано з базами восьмого, десятого та двадцятого транзисторів, які в свою чергу з'єднані з колекторами десятого, двадцятого та емітером двадцять четвертого транзисторів, колектор тринадцятого з'єднано з базами сьомого, дев'ятого та дев'ятнадцятого транзисторів, які в свою чергу з'єднані з колекторами дев'ятого, дев'ятнадцятого та емітером двадцять першого транзисторів, колектори восьмого та п'ятнадцятого транзисторів з'єднані з базою двадцять четвертого транзистора, колектори сьомого та шістнадцятого транзисторів з'єднані з базою двадцять першого транзистора, колектор п'ятого транзистора з'єднано з шиною додатного живлення, колектор шостого транзистора з'єднано з шиною від'ємного живлення, колектори двадцять першого та двадцять другого транзисторів об'єднані та з'єднані з базами п'ятого та двадцять другого транзисторів, колектори двадцять третього та двадцять четвертого транзисторів об'єднані та з'єднані з базами шостого та двадцять третього транзисторів, емітери двадцять другого та двадцять третього транзисторів з'єднані, емітери п'ятого та шостого транзисторів з'єднані з вихідною шиною.
URI:
http://ir.lib.vntu.edu.ua//handle/123456789/30098
View/Open
134626.pdf (312.4Kb)

Institutional Repository

FrontpageSearchHelpContact UsAbout Us

University Resources

JetIQLibrary websiteUniversity websiteE-catalog of VNTU

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOIThis CollectionBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOI

My Account

LoginRegister

Statistics

View Usage Statistics

ISSN 2413-6360 | Frontpage | Send Feedback | Help | Contact Us | About Us
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ