Аналого-цифровий перетворювач широкосмугових сигналів з коригуванням похибок лінійності
Author
Бортник, Г. Г.
Мартинюк, Т. Б.
Bortnyk, G. G.
Martyniuk, T. B.
Date
2023Metadata
Show full item recordCollections
Abstract
Широке застосування аналого-цифрових перетворювачів (АЦП) у комп’ютерних системах стримується низькою роздільною здатністю при перетворенні сигналів у широкій смузі частот. Ці проблеми пов’язані як з відсутністю необхідної елементної бази, так і зі складністю процесів аналого-цифрового перетворення випадкових у часі широкосмугових сигналів, математичне представлення яких у часовому і частотному вимірі є досить складним. Наслідком цього є високі похибки лінійності АЦП, що зни-жують ефективність функціонування пристроїв аналого-цифрового перетворення широкосмугових сигналів у складі комп’ютерних систем. Запропоновано розв’язання задачі підвищення роздільної здатності пристроїв аналого-цифрового перетворення широкос-мугових сигналів можна здійснювати за рахунок підвищення лінійності АЦП. Наведено модифікований метод підвищення лінійності АЦП шляхом її коригування у динамічному режимі. Таке коригування виконується шляхом використання статистичної методології оцінювання характеристик широкосмугових сигналів. Обгрунтовано використання при калібруванні АЦП тестового впливу у вигляді багатотонального сигналу. Запропонований тестовий сигнал має збагачений основними гармоніками частотний спектр і його можна реалізувати при використанні широкого класу стандартних генераторів синусоїдальних сигналів з нормованими метро-логічними характеристиками. Водночас такий тестовий сигнал дає змогу забезпечити режими роботи АЦП, що адекватні реальним умовам функціонування перетворювачів аналог-код. З метою збереження високої швидкодії АЦП запропоновано коригування здійснювати шляхом заміни вихідного коду АЦП скоригованим кодом. Розроблено структурну схему пристрою аналого-цифрового перетворення широкосмугових сигналів з коригуванням похибок лінійності, в якій застосовуються цифро-аналогове формування тестового сигналу і табличне формування скоригованих кодів. Виконано аналіз динамічних параметрів АЦП з коригуванням похибок лінійності, який підтвердив високу ефективність запропонованого методу статистичного оцінювання та коригування похибок і високу роздільну здатність побудованої структури АЦП. The widespread use of analog-to-digital converters (ADC) in computer systems is hindered by low resolution when converting signals in a wide frequency band. These problems are related both to the lack of the necessary elementary base and to the complexity of the processes of analog-digital conversion of broadband signals random in time, the mathematical representation of which in the time and fre-quency dimensions is quite complex. This results in high linearity errors of the ADC, which reduce the efficiency of the analog-to-digital conversion of broadband signals in computer systems. It is proposed to solve the problem of increasing the resolution of broadband analog-to-digital conversion devices by increasing the linearity of the ADC. A modified method of increasing the linearity of the ADC by adjusting it in the dynamic mode is presented. Such adjustment is performed by using a statistical methodology for evaluating the characteristics of broadband signals. The use of a test effect in the form of a multi-tone signal during calibration of the ADC is justified. The proposed test signal has a frequency spectrum enriched with fundamental harmonics and can be implemented using a wide class of standard sinusoidal signal generators with normalized metrological characteristics. At the same time, such a test signal makes it possible to ensure the operation modes of the ADC that are adequate to the real conditions of operation of analog-to-code converters. In order to maintain the high speed of the ADC, it is proposed to perform the adjustment by replacing the source code of the ADC with the corrected code. A structural diagram of the device for analog-to-digital conversion of broadband signals with correction of linearity errors has been developed, in which digital-to-analog formation of the test signal and tabular formation of corrected codes are used. An analysis of the dynamic parameters of the ADC with linearity error correction was performed, which confirmed the high efficiency of the proposed method of statistical evaluation and error correction and the high resolution of the constructed ADC structure.
URI:
http://ir.lib.vntu.edu.ua//handle/123456789/36562