• English
    • українська
  • українська 
    • English
    • українська
  • Увійти
Дивитися документ 
  • Головна
  • Періодичні видання ВНТУ
  • Вісник Вінницького політехнічного інституту
  • Вісник Вінницького політехнічного інституту. 2011. № 3
  • Дивитися документ
  • Головна
  • Періодичні видання ВНТУ
  • Вісник Вінницького політехнічного інституту
  • Вісник Вінницького політехнічного інституту. 2011. № 3
  • Дивитися документ
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Методика апаратно-програмної реалізації однонейронного нейромережевого ПІД-регулятора на FPGA

Автор
Кравець, П. І.
Жеребко, В. А.
Шимкович, В. М.
Дата
2011
Metadata
Показати повну інформацію
Collections
  • Вісник Вінницького політехнічного інституту. 2011. № 3 [46]
Анотації
Запропоновано методику апаратно-програмної реалізації нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора. Моделювання виконано в середовищі MATLAB та засобами Xilinx System Generator. Розглянуто конкретний приклад синтезу системи управління з використанням однонейронного ПІД-регулятора. Виконані розрахунки що до оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора.
 
Предложена методика аппаратно-программной реализации нейросетевого ПИД-регулятора на FPGA-кристалле. Приведен пошаговый алгоритм синтеза такого регулятора. Моделирование выполнено в среде MATLAB и средствами Xilinx System Generator. Рассмотрен конкретный пример синтеза системы управления с использованием однонейронного ПИД-регулятора. Выполнены расчеты оптимальности разрядной сетки данных, обеспечивающих правильность функционирования ПИД-регулятора.
 
The single neuron neural PID-controller hardware-in-the-loop implementation method using FPGA is offered in the paper. The step-wise synthesis algorithm is given. Simulation was done using MATLAB and Xilinx System Generator. Particular example of single neuron PID-controller control system synthesis is described. Some calculations of optimality of bit grid data that assure the accuracy of PID-controller performance are done.
 
URI:
http://visnyk.vntu.edu.ua/index.php/visnyk/article/view/1447
http://ir.lib.vntu.edu.ua/handle/123456789/6276
Відкрити
1447.pdf (356.4Kb)

Інституційний репозиторій

ГоловнаПошукДовідкаКонтактиПро нас

Ресурси

JetIQСайт бібліотекиСайт університетаЕлектронний каталог ВНТУ

Перегляд

Всі архівиСпільноти та колекціїЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOIЦя колекціяЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOI

Мій обліковий запис

ВхідРеєстрація

Статистика

View Usage Statistics

ISSN 2413-6360 | Головна | Відправити відгук | Довідка | Контакти | Про нас
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ