dc.contributor.author | Байджанов, С. М. | uk |
dc.date.accessioned | 2016-05-19T20:09:45Z | |
dc.date.available | 2016-05-19T20:09:45Z | |
dc.date.issued | 2015 | |
dc.identifier.citation | Байджанов С. М. Розробка лабораторного комплексу на основі ПЛІС Алтера [Електронний ресурс] : [презентація] / С. М. Байджанов ; Вінницький національний технічний університет ; Факультет інформаційних технологій та комп’ютерної інженерії ; Кафедра обчислювальної техніки. - Електронні текстові дані (1 файл: 1,59 Мбайт). - Вінниця, 2015. - Назва з екрана. | uk |
dc.identifier.uri | http://ir.lib.vntu.edu.ua/handle/123456789/10210 | |
dc.description | Керівник : Гарнага В. А. | uk |
dc.description.abstract | Метою дипломної роботи є розробка лабораторного комплексу для вивчення пристроїв на основі ПЛІС Altera.
Роботою передбачено теоретичний опис програмовано логічних інтегральних схем, розробка 6-ти лабораторних робіт та ознайомлення з програмною частиною зокрема мовами програмування Verilog та VHDL в інтегрованому середовищі проектування Quartus II, фірми Altera. В роботі проведено генезис програмувальних логічних інтегральних схем, їх класифікація, архітектура, детально розписана процедура створення нового проекту і процес його компіляції.
Результатом дипломного проекту є розробка 6-ти лабораторних робіт на основі плати DE0 фірмі Altera, підкріплено користувацька інструкція по платі DE0. Лабораторні роботи можуть використовуватися як в методичних, так і в науково-дослідницьких цілях. | uk |
dc.description.abstract | Целью работы является разработка лабораторного комплекса для изучения устройств на основе ПЛИС Altera.
Работой предусмотрено теоретическое описание программируемых логических интегральных схем, разработка 6-ти лабораторных работ и ознакомления с программной частью в частности языках программирования Verilog и VHDL в интегрированной среде проектирования Quartus II, фирмы Altera. В работе проведен генезис программируемых логических интегральных схем, их классификация, архитектура, подробно расписана процедура создания нового проекта и процесс его компиляции.
Результатом работы является разработка 6-ти лабораторных работ на основе платы DE0 фирме Altera, подкреплено пользовательская инструкция по плате DE0. Лабораторные работы могут использоваться как в методических, так и в научно-исследовательских целях. | ru |
dc.description.abstract | The aim of the thesis is to develop a laboratory for the study of complex devices based on FPGA Altera.
The work provides a theoretical description of programmable logic integrated circuit, the development of 6-labs and familiarization with the software part of programming languages including Verilog and VHDL in an integrated design environment Quartus II, the firm Altera. At work the genesis programmable logic integrated circuits, their classification, architecture, details the procedure for creating a new project and the process of compiling.
The result of the thesis is to develop the 6 laboratory works on the basis fees DE0 firm Altera, backed Custom instruction on board DE0. Laboratory work can be used in teaching and in scientific research purposes. | en |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | ВНТУ | uk |
dc.subject | 7.05010201 | |
dc.subject | комп'ютерні системи та мережі | uk |
dc.title | Розробка лабораторного комплексу на основі ПЛІС Алтера | uk |
dc.type | Presentation | |