Показати скорочену інформацію

dc.contributor.authorАзаров, Олексій Дмитровичuk
dc.contributor.authorБогомолов, Сергій Віталійовичuk
dc.contributor.authorКириленко, Дмитро Олеговичuk
dc.contributor.authorАзаров, Алексей Дмитриевичru
dc.contributor.authorБогомолов, Сергей Витальевичru
dc.contributor.authorКириленко, Дмитрий Олеговичru
dc.contributor.authorAzarov, Oleksii Dmytrovychen
dc.contributor.authorBohomolov, Serhii Vitaliiovychen
dc.contributor.authorKyrylenko, Dmytro Olehovychen
dc.date.accessioned2015-05-28T09:48:55Z
dc.date.available2015-05-28T09:48:55Z
dc.date.issued2010-08-10
dc.identifier51959
dc.identifier.citationПат. 51959 UA, МПК H03K 5/22, G05B 1/00. Буферний каскад [Текст] / О. Д. Азаров, С. В. Богомолов, Д. О. Кириленко (Україна). - № u201000910 ; заявл. 29.01.2010 ; опубл. 10.08.2010, Бюл. № 15. - 5 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/1033
dc.description.abstractБуферний каскад, в якому завдяки введенню в схему нових зв'язків, а також дев'ятнадцятого і двадцятого транзисторів, підвищується швидкодія. Перше та друге джерела струму та перший, другий, дев'ятий, десятий біполярні транзистори утворюють схему задання режиму по постійному струму каскадів схеми. Третій та четвертий біполярні транзистори у каскадному вмиканні стабілізують напругу стік-витік першого і другого польових транзисторів. Тринадцятий і чотирнадцятий біполярні транзистори у діодному вмиканні, а також п'ятий і шостий біполярні транзистори утворюють двонаправлений відбивач струму, який у поєднанні з компенсатором струму відповідно на сьомому і одинадцятому біполярних транзисторах і відповідно на восьмому та дванадцятому біполярних транзисторах забезпечують необхідний режим роботи по постійному струму проміжних підсилювальних каскадів, які побудовано на п'ятнадцятому, дев'ятнадцятому і шістнадцятому, двадцятому біполярних транзисторах відповідно. Тринадцятий, чотирнадцятий, сімнадцятий і вісімнадцятий біполярні транзистори утворюють двотактний симетричний вихідний каскад.uk
dc.description.abstractБуферный каскад, в котором благодаря введению в схему новых связей, а также девятнадцатого и двадцатого транзисторов, повышается быстродействие. Первый и второй источники тока и первый, второй, девятый, десятый биполярные транзисторы образуют схему задания режима по постоянному току каскадов схемы. Третий и четвертый биполярные транзисторы в каскадном включении стабилизируют напряжение сток-исток первого и второго полевых транзисторов. Тринадцатый и четырнадцатый биполярные транзисторы в диодном включении, а также пятый и шестой биполярные транзисторы образуют двунаправленный отражатель тока, который в сочетании с компенсатором тока соответственно на седьмом и одиннадцатом биполярных транзисторах и соответственно на восьмом и двенадцатом биполярных транзисторах обеспечивают необходимый режим работы по постоянному току промежуточных усилительных каскадов, которые построены на пятнадцатом, девятнадцатом и шестнадцатом, двадцатом биполярных транзисторах соответственно. Тринадцатый, четырнадцатый, семнадцатый и восемнадцатый биполярные транзисторы образуют двухтактный симметричный выходной каскад.ru
dc.description.abstractThe invention proposes a buffer stage wherein due to incorporation of new connections, as well as nineteenth and twentieth transistors operation speed increases. First, second current sources and first, second, ninth, tenth bipolar transistors form DC mode setting circuit for stages. Third and fourth bipolar diode-connected transistors stabilise voltage source-drain of first and second field effect transistors. Thirteenth and fourteenth diode-connected transistors and fifth and sixth bipolar transistors form a bidirectional current reflector which together with a current compensator built on seventh and eleventh transistors and correspondingly on eighth and twelfth bipolar transistors provides the required DC operation mode of intermediate stages which are built on fifteenth, nineteenth, sixteenth, twentieth bipolar transistors, correspondingly. Thirteenth, fourteenth, seventeenth and eighteenth bipolar transistors form a push-pull balanced output stage.en
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectH03K 5/22
dc.subjectG05B 1/00
dc.subjectбуферний каскадuk
dc.subjectімпульсна технікаuk
dc.subjectаналого-цифрові перетворювачіuk
dc.subjectцифрові вимірювальні приладиuk
dc.titleБуферний каскадuk
dc.title.alternativeБуферный каскадru
dc.title.alternativeBuffer stageen
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію