Показати скорочену інформацію

dc.contributor.authorАзаров, Олексій Дмитровичuk
dc.contributor.authorЧерняк, Олександр Івановичuk
dc.contributor.authorМуращенко, Олександр Геннадійовичuk
dc.contributor.authorАзаров, Алексей Дмитриевичru
dc.contributor.authorAzarov, Oleksii Dmytrovychen
dc.date.accessioned2016-08-30T08:48:31Z
dc.date.available2016-08-30T08:48:31Z
dc.date.issued2016-08-10
dc.identifier109080
dc.identifier.citationПат. 109080 UA, МПК H03K 23/00, H03M 7/00. Реверсивний лічильник у фібоначчієвій системі числення [Текст] / О. Д. Азаров, О. І. Черняк, О. Г. Муращенко (Україна). - № u2016 01462 ; заявл. 18.02.2016 ; опубл. 10.08.2016, Бюл. № 15. - 13 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/12977
dc.description.abstractРеверсивний лічильник у фібоначчієвій системі числення, який містить вхід тактових імпульсів, N інформаційних виходів, 2N входів встановлення у початковий стан, та у кожному розряді містить лічильний тригер, вхід С синхронізації якого з'єднаний зі входом тактових імпульсів лічильника, а прямий вихід кожного і-го розряду з'єднаний з і-м інформаційним виходом лічильника, який відрізняється тим, що перший, другий та (N-1)-й розряди додатково містять логічний елемент 2І-НЕ, другий, (N-1)-й та N-й розряди містять логічний елемент 3І-НЕ, N-й розряд містить логічний елемент НЕ, а кожен розряд, крім першого, другого, (N-1)-гo та N-гo, містить перший та другий логічні елементи 3І-НЕ, перший і N-й розряд містить логічний елемент ВИКЛЮЧНЕ АБО, кожен розряд, крім першого і N-гo, містить перший і другий логічні елементи ВИКЛЮЧНЕ АБО, перший розряд містить логічний елемент 21, причому входи встановлення розрядів в одиничний стан з'єднані з входами S встановлення в одиничний стан лічильних тригерів відповідних розрядів, входи встановлення розрядів в нульовий стан з'єднані з входами R встановлення в одиничний стан лічильних тригерів відповідних розрядів, , вихід першого логічного елемента 3І-НЕ кожного і-го розряду з третього по (N-2)-й з'єднаний з першим входом другого логічного елемента 3І-НЕ і-го розряду, вихід якого з'єднаний з Т-входом лічильного тригера і-го розряду, вихід першого логічного елемента 3І-НЕ кожного і-го розряду, з четвертого по (N-2)-й, з'єднаний з другим входом другого логічного елемента 3І-НЕ (і-1)-го розряду, вихід першого логічного елемента 3І-НЕ кожного і-го розряду, з п'ятого по (N-2)-й, з'єднаний з третім входом другого логічного елемента 3І-НЕ (і-2)-го розряду, вихід логічного елемента 3І-НЕ (N-1)-гo розряду з'єднаний з третім входом другого логічного елемента 3І-НЕ (N-3)-го розряду, другим входом логічного другого елемента 3І-НЕ (N-2)-гo розряду та першим входом логічного елемента 2І-НЕ (N-1)-гo розряду, другий вхід якого з'єднаний з виходом логічного елемента 3І-НЕ N-гo розряду, третім входом другого логічного елемента 3І-НЕ (N-2)-гo розряду та входом логічного елемента НЕ N-гo розряду, а вихід з'єднаний з Т-входом лічильного тригера (N-1)-гo розряду, вихід логічного елемента НЕ N-гo розряду з'єднаний з Т-входом лічильного тригера N-гo розряду, вихід першого логічного елемента 3І-НЕ третього розряду з'єднаний з першим входом логічного елемента 3І-НЕ другого розряду, другий вхід якого з'єднаний з виходом першого елемента 3І-НЕ четвертого розряду, а вихід з'єднаний з Т-входом лічильного тригера другого розряду, вхід режиму реверсивної лічби з'єднаний з першими входами всіх логічних елементів ВИКЛЮЧНЕ АБО, всіх перших логічних елементів ВИКЛЮЧНЕ АБО та всіх других логічних елементів ВИКЛЮЧНЕ АБО, прямий вихід лічильного тригера першого розряду з'єднаний з другим входом логічного елемента ВИКЛЮЧНЕ АБО першого розряду, прямий вихід кожного і-го лічильного тригера з другого по (N-l)-й розряди з'єднаний з другим входом першого логічного елемента ВИКЛЮЧНЕ АБО і-го розряду, інверсний вихід кожного і-го лічильного тригера з другого по (N-l)-й розряди з'єднаний з другим входом другого логічного елемента ВИКЛЮЧНЕ АБО і-го розряду, інверсний вихід лічильного тригера N-гo розряду з'єднаний з другим входом логічного елемента ВИКЛЮЧНЕ АБО N-гo розряду, вихід другого логічного елемента ВИКЛЮЧНЕ АБО кожного і-го розряду з третього по (N-2)-й з'єднаний з першим входом першого логічного елемента 3І-НЕ і-го розряду, вихід другого логічного елемента ВИКЛЮЧНЕ АБО (N-1)-гo розряду з'єднаний з першим входом логічного елемента 3І-НЕ (N-1)-гo розряду, вихід логічного елемента ВИКЛЮЧНЕ АБО N-гo розряду з'єднаний з першим входом логічного елемента 3І-НЕ N-гo розряду, вихід першого логічного елемента ВИКЛЮЧНЕ АБО кожного і-го розряду з другого по (N-4)-й з'єднаний з другим входом першого логічного елемента 3І-НЕ (і+1)-го розряду та третім входом першого логічного елемента 3І-НЕ (і+2)-го розряду, вихід логічного елемента ВИКЛЮЧНЕ АБО першого розряду з'єднаний з першим входом логічного елемента 2І-НЕ першого розряду, першим входом логічного елемента 2І-НЕ другого розряду та третім входом першого логічного елемента 3І-НЕ третього розряду, вихід другого логічного елемента ВИКЛЮЧНЕ АБО другого розряду з'єднаний з другим входом логічного елемента 2І-НЕ другого розряду, вихід першого логічного елемента ВИКЛЮЧНЕ АБО другого розряду з'єднаний з другим входом логічного елемента 2І-НЕ першого розряду, вихід якого з'єднаний з першим входом логічного елемента 21 першого розряду, другий вхід якого з'єднаний з виходом першого логічного елемента 3І-НЕ третього розряду, а вихід з'єднаний з Т-входом лічильного тригера першого розряду, вихід першого логічного елемента ВИКЛЮЧНЕ АБО (N-3)-гo розряду з'єднаний з другим входом першого логічного елемента 3І-НЕ (N-2)-гo розряду та другим входом логічного елемента 3І-НЕ (N-1)-го розряду, вихід першого логічного елемента ВИКЛЮЧНЕ АБО (N-2)-гo розряду з'єднаний з третім входом логічного елемента 3І-НЕ (N-1)-гo розряду та другим входом логічного елемента 3І-НЕ N-гo розряду, вихід першого логічного елемента ВИКЛЮЧНЕ АБО (N-1)-гo розряду з'єднаний з третім входом логічного елемента 3І-НЕ N-гo розряду, вихід логічного елемента 2І-НЕ другого розряду з'єднаний з третім входом логічного елемента 3І-НЕ другого розряду.uk
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectH03K 23/00
dc.subjectH03M 7/00
dc.subjectцифрова вимірювальна технікаuk
dc.subjectцифрова обчислювальна технікаuk
dc.subjectфібоначчієва система численняuk
dc.subjectреверсивний лічильникuk
dc.titleРеверсивний лічильник у фібоначчієвій системі численняuk
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію