Показати скорочену інформацію

dc.contributor.authorАзаров, Олексій Дмитровичuk
dc.contributor.authorКадук, Олександр Володимировичuk
dc.contributor.authorАзаров, Алексей Дмитриевичru
dc.contributor.authorКадук, Александр Владимировичru
dc.contributor.authorAzarov, Oleksii Dmytrovychen
dc.contributor.authorKaduk, Oleksandr Volodymyrovychen
dc.date.accessioned2015-06-26T09:20:19Z
dc.date.available2015-06-26T09:20:19Z
dc.date.issued2009-09-25
dc.identifier44123
dc.identifier.citationПат. 44123 UA, МПК H03M 1/00. Аналого-цифровий перетворювач [Текст] / О. Д. Азаров, О. В. Кадук (Україна). - № a200901544 ; заявл. 23.02.2009 ; опубл. 25.09.2009, Бюл. № 18. - 6 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/1411
dc.description.abstractАналого-цифровий перетворювач містить вхідну шину, схему порівняння, цифро-аналоговий перетворювач, регістр послідовного наближення, блок постійної пам'яті, регістр, вихідні шини, при цьому другий вхід схеми порівняння підключено до виходу цифро-аналогового перетворювача. Додатково в нього введено аналоговий комутатор, додатковий цифро-аналоговий перетворювач, другий регістр послідовного наближення, блок керованої розгортки коду, блок оперативної пам'яті, цифровий обчислювальний пристрій, блок керування, причому перший інформаційний вхід аналогового комутатора є вхідною шиною, другий інформаційних вхід аналогового комутатора з'єднано з виходом додаткового цифро-аналогового перетворювача, входи якого об'єднано з виходами другого регістра послідовного наближення, третій вхід аналогового комутатора об'єднано з шиною керуючих сигналів блока керування, вихід аналогового комутатора з'єднано з першим входом схеми порівняння, вихід схеми порівняння з'єднано з інформаційною шиною результату порівняння, перший вхід другого регістра послідовного наближення з'єднано з шиною керуючих сигналів блока керування, другий вхід другого регістра послідовного наближення з'єднано з інформаційною шиною результату порівняння, виходи блока керування з'єднано з шиною керуючих сигналів, входи цифро-аналогового перетворювача об'єднано з виходами регістра і першими входами цифрового обчислювального пристрою, перший вхід регістра з'єднано з шиною керуючих сигналів блока керування, другі входи регістра з'єднано з виходами регістра послідовного наближення, треті входи регістра з'єднано з виходами блока керованої розгортки коду, перший вхід регістра послідовного наближення з'єднано з інформаційною шиною результату порівняння, другий вхід регістра послідовного наближення з'єднано з шиною керуючих сигналів блока керування, вхід блока керованої розгортки коду з'єднано з шиною керуючих сигналів блока керування, виходи блока постійної пам'яті з'єднано з другими входами цифрового обчислювального пристрою, треті входи цифрового обчислювального пристрою об'єднано з блоком оперативної пам'яті, виходи цифрового обчислювального пристрою є вихідними шинами.uk
dc.description.abstractАналого-цифровой преобразователь включает входную шину, схему сравнения, цифро-аналоговый преобразователь, регистр последовательного приближения, блок постоянной памяти, регистр, выходные шины, при этом второй вход схемы сравнения подключен к выходу цифро-аналогового преобразователя. Дополнительно у него введен аналоговый коммутатор, дополнительный цифро-аналоговый преобразователь, второй регистр последовательного приближения, блок управляемой развертки кода, блок оперативной памяти, цифровое вычислительное устройство, блок управления, причем первый информационный вход аналогового коммутатора является входной шиной, второй информационный вход аналогового коммутатора соединен с выходом дополнительного цифро-аналогового преобразователя, входы которого объединены с выходами второго регистра последовательного приближения, третий вход аналогового коммутатора объединен с шиной управляющих сигналов блока управления, выход аналогового коммутатора соединен с первым входом схемы сравнения, выход схемы сравнения соединен с информационной шиной результата сравнения, первый вход второго регистра последовательного приближения соединен с шиной управляющих сигналов блока управления, второй вход второго регистра последовательного приближения соединен с информационной шиной результата сравнения, выходы блока управления соединены с шиной управляющих сигналов, входы цифро-аналогового преобразователя объединены с выходами регистра и первыми входами цифрового вычислительного устройства, первый вход регистра соединен с шиной управляющих сигналов блока управления, вторые входы регистра соединены с выходами регистра последовательного приближения, третьи входы регистра соединены с выходами блока управляемой развертки кода, первый вход регистра последовательного приближения соединен с информационной шиной результата сравнения, второй вход регистра последовательного приближения соединен с шиной управляющих сигналов блока управления, вход блока управляемой развертки кода соединен с шиной управляющих сигналов блока управления, выходы блока постоянной памяти соединены со вторыми входами цифрового вычислительного устройства, третьи входы цифрового вычислительного устройства объединены с блоком оперативной памяти, выходы цифрового вычислительного устройства являются выходными шинами.ru
dc.description.abstractAn analog-to-digital converter comprises an input bus, a comparison circuit, a digital-to-analog converter, a progressive approximation register, a ROM unit, a register, output buses; second input of the comparison circuit is connected to the output of the digital-to-analog converter. In addition, an analog switching unit, a supplementary digital-to-analog converter, a second register of progressive approximation, a block of controlled code evolving, a RAM unit, a digital computing device and a control unit (CU) are incorporated in the converter. First information input of the analog switching unit serves as an input bus, second information input of the analog switching unit is connected to output of the supplementary digital-to-analog converter, inputs of which are united with outputs of the second register of progressive approximation, a third input of the analog switching unit is united with a bus of CU control signals, output of the analog switching unit is connected to first input of the comparison unit, output of the comparison unit is connected to data bus of comparison result. A first input of the second progressive approximation register is connected to the bus of CU control signals, second input of the second progressive approximation register is connected to data bus of comparison result, outputs of the CU are connected to the bus of control signals. Inputs of the digital-to-analog converter are united with the register outputs and first inputs of the digital computing unit, first input of the register is connected to the bus of CU control signals, second inputs of the register are connected with outputs of the progressive approximation register, third inputs of the register are connected to outputs of the block of controlled code evolving, first input of the progressive approximation register is connected to the data bus of comparison result, second input of the progressive approximation register is connected to the bus of CU control signals, input of the block of controlled code evolving is connected to the bus of CU control signals, outputs of ROM unit are connected to second inputs of the digit computing device, third inputs of the digit computing device are united with the RAM unit, outputs of the digit computing unit serve as output buses.en
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectаналого-цифрові перетворювачіuk
dc.subjectH03M 1/00
dc.subjectцифрова технікаuk
dc.subjectобчислювальна технікаuk
dc.subjectвимірювальна технікаuk
dc.titleАналого-цифровий перетворювачuk
dc.title.alternativeАналого-цифровой преобразовательru
dc.title.alternativeAnalog-to-digital converteren
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію