• English
    • українська
  • English 
    • English
    • українська
  • Login
View Item 
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • View Item
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • View Item
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Відбивач струму

Author
Азаров, Олексій Дмитрович
Богомолов, Сергій Віталійович
Діденко, Михайло Володимирович
Азаров, Алексей Дмитриевич
Богомолов, Сергей Витальевич
Диденко, Михаил Владимирович
Azarov, Oleksii Dmytrovych
Bohomolov, Serhii Vitaliiovych
Didenko, Mykhailo Volodymyrovych
Date
2014-05-12
Metadata
Show full item record
Collections
  • Факультет інформаційних технологій та комп'ютерної інженерії [441]
Abstract
Відбивач струму містить шину нульового потенціалу, вхідну та вихідну шини, чотири транзистори, причому вхідну шину з'єднано з колектором та базою першого транзистора, а також з базою другого транзистора, емітер першого транзистора з'єднано з колектором та базою третього транзистора, а також з базою четвертого транзистора, емітер другого транзистора з'єднано з колектором четвертого транзистора, емітери третього та четвертого транзисторів з'єднано з шиною нульового потенціалу, колектор другого транзистора з'єднано з вихідною шиною, причому у нього введено чотири транзистори, три джерела струму, причому емітер п'ятого транзистора з'єднано з колекторами другого та шостого транзисторів, а також з першим виводом другого джерела струму, база п'ятого транзистора та емітер шостого транзистора з'єднано з другим виводом першого джерела струму, бази шостого та сьомого транзисторів з'єднано з колектором сьомого транзистора та з другим виводом третього джерела струму, емітер сьомого транзистора з'єднано з колектором та базою восьмого транзистора, колектор п'ятого транзистора з'єднано з вихідною шиною, перший вивід першого джерела струму, перший вивід третього джерела струму, другий вивід другого джерела струму та емітер восьмого транзистора з'єднано з шиною нульового потенціалу.
 
Отражатель тока содержит шину нулевого потенциала, входную и выходную шины, четыре транзистора, причем входная шина соединена с коллектором и базой первого транзистора, а также с базой второго транзистора, эмиттер первого транзистора соединен с коллектором и базой третьего транзистора, а также с базой четвертого транзистора, эмиттер второго транзистора соединен с коллектором четвертого транзистора, эмиттеры третьего и четвертого транзисторов соединены с шиной нулевого потенциала, коллектор второго транзистора соединен с выходной шиной, причем в него введены четыре транзистора, три источника тока, причем эмиттер пятого транзистора соединен с коллекторами второго и шестого транзисторов, а также с первым выводом второго источника тока, база пятого транзистора и эмиттер шестого транзистора соединены со вторым выводом первого источника тока, базы шестого и седьмого транзисторов соединены с коллектором седьмого транзистора и со вторым выводом третьего источника тока, эмиттер седьмого транзистора соединен с коллектором и базой восьмого транзистора, коллектор пятого транзистора соединен с выходной шиной, первый вывод первого источника тока, первый вывод третьего источника тока, второй вывод второго источника тока и эмиттер восьмого транзистора соединен с шиной нулевого потенциала.
 
A current reflector comprises a zero bus, input and output buses and four transistors, with an input bus being connected to a collector and a base of first transistor, and a base of second transistor; the emitter of first transistor is connected to the collector and base of third transistor, as well as to the base of fourth transistor, the emitter of second transistor is connected to the collector of fourth transistor, the emitters of third and fourth transistors and connected to the zero bus, the collector of second transistor is connected to an output bus. Moreover, four transistors, three current sources are introduced. The emitter of fifth transistor is connected to the collector of second and sixth transistors, as well as to the first terminal of second current source. The base of fifth transistor and emitter of sixth transistor are connected to the second terminal of first current source; the bases of sixth and seventh transistor are connected to the collector of seventh transistor and second terminal of third current source. The emitter of seventh transistor is connected to the collector and base of eighth transistor, the collector of fifth transistor is connected to the output bus; the first terminal of first current source, first terminal of third current source, second terminal of second current source and emitter of eighth transistor are connected to the zero bus.
 
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/1553
View/Open
89906.pdf (169.3Kb)

Institutional Repository

FrontpageSearchHelpContact UsAbout Us

University Resources

JetIQLibrary websiteUniversity websiteE-catalog of VNTU

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOIThis CollectionBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOI

My Account

LoginRegister

Statistics

View Usage Statistics

ISSN 2413-6360 | Frontpage | Send Feedback | Help | Contact Us | About Us
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ