Показати скорочену інформацію

dc.contributor.authorТромсюк, Володимир Дмитровичuk
dc.contributor.authorТромсюк, Владимир Дмитриевичru
dc.contributor.authorTromsyuk, V. D.en
dc.date.accessioned2017-06-16T08:11:26Z
dc.date.available2017-06-16T08:11:26Z
dc.date.issued2017
dc.identifier.citationТромсюк В. Д. Методи та пристрої оцінювання бітових помилок у промислових комп’ютерних системах [Текст] : автореф. дис. ... канд. техн. наук : 05.13.05 / Володимир Дмитрович Тромсюк ; Вінницький національний технічний університет. – Вінниця, 2017. – 24 с. - Бібліогр. : с. 18-19 (16 назв).uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/16515
dc.description.abstractВ дисертаційні роботі викладено результати досліджень щодо підвищення точності оцінювання ПБП на фоні одиничних адитивних помилок. Позиційний метод оцінювання довжин і позицій вставок/випадань бітів, який, на відміну від існуючих, базується на обчисленні різниці двох позицій синхросимволів в етало- нній і прийнятій псевдовипадковій рекурсивній послідовності, дозволяє підвищити точність оцінювання ПБП на фоні одиничних адитивних помилок. Метод перестановки ВПС, який, на відміну від існуючих, передбачає здійснення перестановки елементів черги в кожний момент часу, лише на базі вхідного та вихідного елементів дозволяє за допомогою послідовної реалізації обчислювальних процесів підвищити точність оцінювання ПБП і забезпечує меншу апаратну складність пристрою, побудованого на базі позиційного методу. Розробка цих методів дозволила майже на порядок зменшити апаратну складність кінцевих пристроїв виявлення та оцінювання ПБП. Удосконалено кореляційний метод паралельної обробки коефіцієнтів взаємної кореляції, який, на відміну від існуючих, базується на застосуванні пірамідальної згортки значень коефіцієнтів взаємної кореляції, що дало можливість підвищити точність оцінювання бітових помилок і швидкодію пристрою, достатню для знаходження ПБП у режимі реального часу з великою роздільною здатністю. На базі запропонованих методів розроблені алгоритми, структурні схеми пристроїв оцінювання ПБП та їх програмна реалізація у промислових комп’ютерних системах.uk
dc.description.abstractВ диссертационной работе предложены методы и устройства, которые, в отличие от известных, позволяют выявлять и оценивать битовые ошибки с большой точностью (погрешность не превышает 1–3%). Предложенный позиционный метод выявления позиций и оценивания длин вставок/выпадений битов, который, в отличие от существующих, базируется на вычислении разности двух позиций синхросимволов, в эталонной и принятой псевдослучайной рекурсивной последовательности даёт возможность повысить точность оценивания параметров битовых ошибок (ПБО) на фоне единичных аддитивных ошибок. Разработанный метод перестановки относительных позиций синхросимволов по частоте их появления, который, в отличие от существующих, предусматривает осуществление перестановки элементов очереди в каждый момент времени, только на базе входящего и исходящего элементов, что позволяет на базе последовательной реализации вычислительных процессов повысить точность оценивания битовых ошибок и уменьшить аппаратную сложность устройства, построенного на базе позиционного метода. Разработка этих методов позволила почти на порядок уменьшить аппаратную сложность конечных устройств обнаружения и оценки битовых ошибок.ru
dc.description.abstractThe thesis presents the results of research to improve the accuracy estimation of parameters bit errors (PBE) on the background of single additive errors. Position method of evaluation lengths and positions insertions/deletions bits fall out that, unlike the existing ones, based on a calculation of the difference in the two positions synchrosymbol reference and adopted pseudo-recursive sequences can increase the accuracy of PBE assessment against the background of single additive errors. Method rearrangement relative position synchrosymbols by the frequency of their occurrence, which, unlike the existing ones, involves a rearrangement of elements of the queue at any one time, only on the basis of the input and output elements allows using consistent implementation of computational processes to increase the accuracy of the evaluation PBE and provides less hardware complexity device, built on the basis of positional method. The development of these methods allows almost order to reduce hardware complexity endpoints detection and estimation of parameters bit errors. Improved correlation method of parallel processing coefficients of cross-correlation, which, unlike the existing ones, based on the use of pyramidal convolution coefficients cross correlation, making it possible to increase the accuracy of estimation of bit errors and speed required to find parameters of bit errors in real time with high-resolution ability. Based on the proposed methods algorithms, flow diagrams device estimation of parameters bit errors and their software implementation in industrial computer systems.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.subjectкомп’ютерні системи та компонентиuk
dc.subjectкомпьютерные системы и компонентыru
dc.subjectcomputer system componentsen
dc.subjectбітові помилкиuk
dc.subjectвставкиuk
dc.subjectвипаданняuk
dc.subjectодиничні адитивні помилкиuk
dc.subjectкоефіцієнт бітових помилокuk
dc.subjectлінійна рекурсіяuk
dc.subjectМ-послідовністьuk
dc.subjectкоефіцієнт взаємної кореляціїuk
dc.subjectоцінюванняuk
dc.subjectвиявленняuk
dc.subjectпромислова комп’ютерна системаuk
dc.subjectбитовые ошибкиru
dc.subjectвыпаденияru
dc.subjectединичные аддитивные ошибкиru
dc.subjectкоэффициент битовых ошибокru
dc.subjectлинейная рекурсияru
dc.subjectМ-последовательностьru
dc.subjectкоэффициент взаимной корреляцииru
dc.subjectоцениваниеru
dc.subjectвыявлениеru
dc.subjectпромышленная компьютерная системаru
dc.subjectbit errorsen
dc.subjectinsertionsen
dc.subjectdeletionsen
dc.subjectsingle additive errorsen
dc.subjectbit error rateen
dc.subjectlinear recursionen
dc.subjectM-sequenceen
dc.subjectcross-correlation coefficienten
dc.subjectestimationen
dc.subjectidentificationen
dc.subjectindustrial computer systemen
dc.titleМетоди та пристрої оцінювання бітових помилок у промислових комп’ютерних системахuk
dc.title.alternativeМетоды и устройства оценки битовых ошибок в промышленных компьютерных системахru
dc.title.alternativeMethods and devices for estimating bit errors in industrial computer systemsen
dc.typeAbstract
dc.identifier.udc681.38


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію