dc.contributor.author | Азаров, Олексій Дмитрович | uk |
dc.contributor.author | Захарченко, Сергій Михайлович | uk |
dc.contributor.author | Лукащук, Олександр Олександрович | uk |
dc.contributor.author | Азаров, Алексей Дмитриевич | ru |
dc.contributor.author | Захарченко, Сергей Михайлович | ru |
dc.contributor.author | Лукащук, Александр Александрович | ru |
dc.contributor.author | Azarov, Oleksii Dmytrovych | en |
dc.contributor.author | Zakharchenko, Serhii Mykhailovych | en |
dc.contributor.author | Lukaschuk, Oleksandr Oleksandrovych | en |
dc.date.accessioned | 2015-10-13T06:31:30Z | |
dc.date.available | 2015-10-13T06:31:30Z | |
dc.date.issued | 2006-07-17 | |
dc.identifier | 15896 | |
dc.identifier.citation | Пат. 15896 UA, МПК H03K 5/22, G05B 1/00. Буферний каскад [Текст] / О. Д. Азаров, С. М. Захарченко, О. О. Лукащук (Україна). - № u200601114 ; заявл. 06.02.2006 ; опубл. 17.07.2006, Бюл. № 7. - 3 с. : кресл. | uk |
dc.identifier.uri | http://ir.lib.vntu.edu.ua/handle/123456789/1974 | |
dc.description.abstract | Буферний каскад містить дванадцять транзисторів, два джерела струму, шини додатного та від'ємного живлення, вхідну та вихідну шини. Вхідна шина з'єднана з базами четвертого та п'ятого транзисторів, колектори яких з'єднані з колекторами шостого та третього транзисторів відповідно, та емітерами сьомого та другого транзисторів відповідно. База та колектор першого транзистора об'єднані і приєднані до шини додатного живлення через перше джерело струму, а також до бази другого транзистора. База сьомого транзистора з'єднана з шиною від'ємного живлення через друге джерело струму. Колектори другого та сьомого транзисторів з'єднані з шинами додатного та від'ємного живлення відповідно. Емітер восьмого транзистора з'єднаний з базою сьомого транзистора та першим виводом другого джерела струму. Емітери дев'ятого та десятого транзисторів з'єднані з емітерами четвертого та п'ятого транзисторів відповідно. Бази та колектори дев'ятого та десятого транзисторів з'єднані з базами третього та шостого транзисторів відповідно. База та колектор дев'ятого транзистора з'єднані з емітером першого транзистора. База та колектор десятого транзистора з'єднані з базою та колектором восьмого транзистора. Емітери третього та шостого транзисторів з'єднані з емітерами одинадцятого та дванадцятого транзисторів відповідно. Бази і колектори одинадцятого та дванадцятого транзисторів з'єднані з вихідною шиною. | uk |
dc.description.abstract | Предлагаемый буферный каскад содержит 12 биполярных транзисторов и два источника тока. Базы транзисторов 4 и 5 соединены с входом каскада, а коллекторы соединены, соответственно, с коллекторами транзисторов 6 и 3 и эмиттерами транзисторов 7 и 2. База и коллектор транзистора 1 соединены друг с другом и соединены с положительным выводом источника электропитания, через первый источник тока, и с базой транзистора 2. База транзистора 7 соединена с отрицательным выводом источника электропитания через второй источник тока. Коллекторы транзисторов 2 и 7 соединены, соответственно, с положительным выводом и отрицательным выводом источника электропитания. Эмиттер транзистора 8 соединен с базой транзистора 7 и первым выводом второго источника тока. Эмиттеры транзисторов 9 и 10 соединены, соответственно, с эмиттерами транзисторов 4 и 5. Базы и коллекторы транзисторов 9 и 10 соединены, соответственно, с базами транзисторов 3 и 6. База и коллектор транзистора 9 соединены с эмиттером транзистора 1. База и коллектор транзистора 10 соединены, соответственно, с базой и коллектором транзистора 8. Эмиттеры транзисторов 3 и 6 соединены, соответственно, с эмиттерами транзисторов 11 и 12. Базы и коллекторы транзисторов 11 и 12 соединены с выходом каскада. | ru |
dc.description.abstract | The proposed buffer stage contains 12 bipolar transistors and two current sources. The bases of transistors 4, 6 are connected to the input of the stage, and the collectors are accordingly connected to the collector of transistors 6, 3 and the emitters of transistors 7, 2. The base and the collector of transistor 1 are connected to each other and to the positive terminal of the power-supply unit, via the first current source, and the base of transistor 2. The base of transistor 7 is connected to the negative terminal of the power-supply unit via the second current source. The collectors of transistors 2, 7 are accordingly connected to the positive terminal and the negative terminal of the power-supply unit. The emitter of transistor 8 is connected to the base of transistor 7 and the first terminal of the second current source. The emitters of transistors 9, 10 are accordingly connected to the emitters of transistors 4, 5. The base and the collectors of transistors 9, 10 are accordingly connected to the bases of transistors 3, 6. The base and the collector of transistor 9 are connected to the emitter of transistor 1. The base and the collector of transistor 10 are accordingly connected to the base and the collector of transistor 8. The emitters of transistors 3, 6 are accordingly connected to the emitter of transistors 11, 12. The bases and the collectors of transistors 11, 12 are connected to the output of the stage. | en |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ) | uk |
dc.subject | H03K 5/22 | |
dc.subject | G05B 1/00 | |
dc.subject | буферний каскад | uk |
dc.subject | імпульсна техніка | uk |
dc.subject | аналого-цифрові перетворювачі | uk |
dc.subject | цифрові вимірювальні прилади | uk |
dc.title | Буферний каскад | uk |
dc.title.alternative | Буферный каскад | ru |
dc.title.alternative | Buffer stage | en |
dc.type | Patent | |