Показати скорочену інформацію

dc.contributor.authorЖуков, И. А.uk
dc.contributor.authorКовалев, Н. А.uk
dc.date.accessioned2015-11-05T14:30:39Z
dc.date.available2015-11-05T14:30:39Z
dc.date.issued2015-05-06
dc.identifier.citationЖуков И. А. Метод экстраполяции в цифровых интегрирующих структурах [Текст] / И. А. Жуков, Н. А. Ковалев // Інформаційні технології та комп'ютерна інженерія. - 2015. - № 1. - С. 33-39.ru
dc.identifier.issn1999-9941
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/2104
dc.description.abstractРазработан метод экстраполяции приращения интеграла Стилтьеса в неавтономном режиме вычислений в симметричных избыточных системах счисления. В отличие от известных разностных схем построения цифровых интегрирующих структур (ЦИС) он позволяет совместить процессы экстраполяции с вычислением интегрального приращения на каждом шаге интегрирования при сохранении порядка его точности. Метод создает предпосылки к увеличению быстродействия ЦИС, реализующих неавтономные интегральные вычисления, в 1,5-2 раза. Предложено соответствующее схемное решение.ru
dc.description.abstractРозроблено метод екстраполяції приросту інтеграла Стілтьєса в неавтономному режимі обчислень в симетричних надлишкових системах числення. В порівнянні з відомими різницевими схемами побудови цифрових інтегруючих структур (ЦІС) він дозволяє суміщати процеси екстраполяції з обчисленням інтегрального приросту на кожному кроці інтегрування при збереженні порядку його точності. Метод створює передумови до збільшення швидкодії ЦІС, що реалізують неавтономні інтегральні обчислення, в 1,5-2 рази. Запропоновано відповідне схемне рішення.uk
dc.description.abstractThe extrapolation method of Stieltjes integral by means of on-line arithmetic in symmetric redundant notations is proposed. In comparison with known difference schemes of digital integrating structure (DIS) construction it allows to overlap an extrapolation with integral increment caclculations on each integration step with the same order of accuracy. The method creates preconditions for productivity improvement of DIS, realizing nonautonomous integral calculations, in 1,5-2 times. Also the appropriate schematic is proposed.en
dc.language.isoruru
dc.publisherВНТУuk
dc.subjectцифровые интегрирующие структурыru
dc.subjectинтегрирование по Стилтьесуru
dc.subjectэкстраполяцияru
dc.subjectнеавтономная арифметикаru
dc.subjectFPGAen
dc.subjectінтегрування по Стілтьєсуuk
dc.subjectекстраполяціяuk
dc.subjectнеавтономна арифметика (Online arithmetic)uk
dc.subjectdigital integrating structuresen
dc.subjectextrapolationen
dc.subjectOn-line arithmeticen
dc.subjectFPGAen
dc.titleМетод экстраполяции в цифровых интегрирующих структурахru
dc.title.alternativeМетод екстраполяції в цифрових інтегрируючих структурахuk
dc.title.alternativeThe method of extrapolation in digital integrating structuresen
dc.typeArticle
dc.identifier.udc004.272:004.383


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію