dc.contributor.author | Жуков, И. А. | uk |
dc.contributor.author | Ковалев, Н. А. | uk |
dc.date.accessioned | 2015-11-05T14:30:39Z | |
dc.date.available | 2015-11-05T14:30:39Z | |
dc.date.issued | 2015-05-06 | |
dc.identifier.citation | Жуков И. А. Метод экстраполяции в цифровых интегрирующих структурах [Текст] / И. А. Жуков, Н. А. Ковалев // Інформаційні технології та комп'ютерна інженерія. - 2015. - № 1. - С. 33-39. | ru |
dc.identifier.issn | 1999-9941 | |
dc.identifier.uri | http://ir.lib.vntu.edu.ua/handle/123456789/2104 | |
dc.description.abstract | Разработан метод экстраполяции приращения интеграла Стилтьеса в неавтономном режиме вычислений в симметричных избыточных системах счисления. В отличие от известных разностных схем построения цифровых интегрирующих структур (ЦИС) он позволяет совместить процессы экстраполяции с вычислением интегрального приращения на каждом шаге интегрирования при сохранении порядка его точности. Метод создает предпосылки к увеличению быстродействия ЦИС, реализующих неавтономные интегральные вычисления, в 1,5-2 раза. Предложено соответствующее схемное решение. | ru |
dc.description.abstract | Розроблено метод екстраполяції приросту інтеграла Стілтьєса в неавтономному режимі обчислень в симетричних надлишкових системах числення. В порівнянні з відомими різницевими схемами побудови цифрових інтегруючих структур (ЦІС) він дозволяє суміщати процеси екстраполяції з обчисленням інтегрального приросту на кожному кроці інтегрування при збереженні порядку його точності. Метод створює передумови до збільшення швидкодії ЦІС, що реалізують неавтономні інтегральні обчислення, в 1,5-2 рази. Запропоновано відповідне схемне рішення. | uk |
dc.description.abstract | The extrapolation method of Stieltjes integral by means of on-line arithmetic in symmetric redundant notations is proposed. In comparison with known difference schemes of digital integrating structure (DIS) construction it allows to overlap an extrapolation with integral increment caclculations on each integration step with the same order of accuracy. The method creates preconditions for productivity improvement of DIS, realizing nonautonomous integral calculations, in 1,5-2 times. Also the appropriate schematic is proposed. | en |
dc.language.iso | ru | ru |
dc.publisher | ВНТУ | uk |
dc.subject | цифровые интегрирующие структуры | ru |
dc.subject | интегрирование по Стилтьесу | ru |
dc.subject | экстраполяция | ru |
dc.subject | неавтономная арифметика | ru |
dc.subject | FPGA | en |
dc.subject | інтегрування по Стілтьєсу | uk |
dc.subject | екстраполяція | uk |
dc.subject | неавтономна арифметика (Online arithmetic) | uk |
dc.subject | digital integrating structures | en |
dc.subject | extrapolation | en |
dc.subject | On-line arithmetic | en |
dc.subject | FPGA | en |
dc.title | Метод экстраполяции в цифровых интегрирующих структурах | ru |
dc.title.alternative | Метод екстраполяції в цифрових інтегрируючих структурах | uk |
dc.title.alternative | The method of extrapolation in digital integrating structures | en |
dc.type | Article | |
dc.identifier.udc | 004.272:004.383 | |