Показати скорочену інформацію

dc.contributor.advisorКрупельницький, Л. В.uk
dc.contributor.authorБайджанов, С. М.uk
dc.date.accessioned2019-01-30T07:53:00Z
dc.date.available2019-01-30T07:53:00Z
dc.date.issued2016
dc.identifier.citationМетодичні аспекти застосування ПЛІС в аналого-цифрових пристроях [Електронний ресурс] : [презентація] / С. М. Байджанов ; Вінницький національний технічний університет ; Факультет інформаційних технологій та комп’ютерної інженерії ; Кафедра обчислювальної техніки. - Електронні текстові дані (1 файл: 1,73 Мбайт). - Вінниця, 2016. - Назва з екрана.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/23534
dc.descriptionКерівник: канд. техн. наук, доц. Крупельницький Л. В.uk
dc.description.abstractМетою магістерської роботи є розробка методичних аспектів застосування ПЛІС в аналого-цифрових пристроях. Виконано розробку методик, теоретичний опис програмовано логічних інтегральних схем, розробку лабораторних робіт, програмна частина реалізована мовами програмування Verilogта VHDL в інтегрованому середовищі проектування Quartus II. В роботі проведено генезис АЦ-пристроях на основі програмовано логічних інтегральних схем, їх класифікація, архітектура, детально розписана процедура створення нового проекту і процес його компіляції. Результатом магістерської роботи є розробка методичного комплексу на основі плати DE0 фірми Altera, а також, методичного забезпечення для створення базових схем керування АЦ-пристроїв на основі ПЛІС.uk
dc.description.abstractЦелью магистерской работы является разработка методических аспектов применения ПЛИС в аналого-цифровых устройствах. Выполнена разработка методик, теоретическое описание программируемых логических интегральных схем, разработку лабораторных работ, программная часть реализована на языках программирования Verilog и VHDL, в интегрированной среде проектирования Quartus II. В работе проведен генезис АЦ-устройствах на основе программируемых логических интегральных схем, их классификация, архитектура, подробно расписана процедура создания нового проекта и процесс его компиляции. Результатом магистерской работы является разработка методического комплекса на основе платы DE0 фирмы Altera, а также методического обеспечения для создания базовых схем управления АЦ-устройств на основе ПЛИС.ru
dc.description.abstractThe purpose of the master's work is to develop methodological as pectsof the use of FPGA sin analog to digital devices. Developed the methodologies, the or etical description of programma blelogic integrated circuits, development labs, part of program implemented programming languages Verilogand VHDL designin an integrated environment Quartus II. At work the genesis AC-devices base don programma blelogic integrated circuits and the ir classification, architecture, details the procedure for creating a new project and the process of compiling. There sult of the master's work is to develop methodical complexon a fee DE0 firm Altera, as well as methodological support for creating basic diagrams AC control devices based on FPGA.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.subjectПЛІСuk
dc.subjectаналого-цифрові пристроїuk
dc.subjectпроцес розробки блоків керуванняuk
dc.subjectцифрова інтегральна схемаuk
dc.subject8.05010201
dc.titleМетодичні аспекти застосування ПЛІС в аналого-цифрових пристрояхuk
dc.typePresentation


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію