dc.contributor.author | Азаров, О. Д. | uk |
dc.contributor.author | Черняк, О. І. | uk |
dc.contributor.author | Азаров, А. Д. | ru |
dc.contributor.author | Черняк, А. И. | ru |
dc.contributor.author | Azarov, O. D. | en |
dc.contributor.author | Chernyak, O. I. | en |
dc.date.accessioned | 2021-03-22T13:13:24Z | |
dc.date.available | 2021-03-22T13:13:24Z | |
dc.date.issued | 2020 | |
dc.identifier.citation | Азаров О. Д. Багатоканальний АЦП порозрядно-слідкувального врівноваження з ваговою надлишковістю [Текст] / О. Д. Азаров, О. І. Черняк // Інформаційні технології та комп'ютерна інженерія. – 2020. – № 2. – С. 45-51. | uk |
dc.identifier.issn | 1999-9941 | |
dc.identifier.issn | 2078-6387 | |
dc.identifier.uri | http://ir.lib.vntu.edu.ua//handle/123456789/31638 | |
dc.description.abstract | У статті подано інформаційні і структурні аспекти, покладені в основу організації аналого-цифрового перетворювача, що працює у режимах як слідкувального, так і порозрядного врівноваження. При організації багатоканального слідкувального врі-вноваження під час перемикання каналів можуть відбуватись значні перепади вхідного сигналу. Тому у таких випадках для приш-видшення виходу АЦП на слідкувальний режим авторами пропонується тимчасово переводити його у режим порозрядного анало-го-цифрового перетворення. Для пришвидшення перетворення у слідкувальному режимі використовується запропонований авторами швидкодіючий реверсивний лічильник у системі числення з ваговою надлишковістю. АЦП також працює у цій системі числення. Наведено часову діаграму режимів роботи багатоканального порозрядно-слідкувального АЦП у СЧВН. Описано струк-турну організацію даного перетворювача. Розроблено і наведено блок-схему вироблення блоком-керування керуючих сигналів для роботи запропонованого АЦП. Використання запропонованого авторами рішення дозволить розширити сферу застосування слідку-вальних АЦП. | uk |
dc.description.abstract | В статье представлены информационные и структурные аспекты, положенные в основу организации аналого-цифрового преобразователя, работающего в режимах как следящего, так и поразрядного уравновешивания. При организации мно-гоканального следящего уравновешивания во время переключения каналов могут происходить значительные перепады входного сигнала. Поэтому в таких случаях для ускорения выхода АЦП на следящий режим предлагается временно переводить его в режим поразрядного аналого-цифрового преобразования. Для ускорения преобразования в следящем режиме используется предложенный авторами быстродействующий реверсивный счетчик в системе счисления с весовой избыточностью. АЦП также работает в этой системе счисления. Приведена временная диаграмма режимов работы многоканального поразрядно-следящего АЦП в СЧВН. Опи-сана структурная организация данного преобразователя. Разработана и приведена блок-схема выработки блоком-управления управляющих сигналов для работы предложенного АЦП. Использование предложенного авторами решения позволит расширить сферу применения следящих АЦП. | ru |
dc.description.abstract | The article presents the informational and structural aspects underlying the organization of an analog-to-digital converter operating in both tracking and bitwise balancing modes. When organizing multi-channel tracking balancing during channel switching, significant dif-ferences in the input signal can occur. Therefore, in such cases, in order accelerate the ADC output to the tracking mode, it is proposed by the authors to temporarily transfer it to the bitwise analog-to-digital conversion mode. To speed up the conversion in the tracking mode, the authors use the high-speed reverse counter in the number system with weight redundancy proposed by the authors. The time diagram of the operation modes of a multi-channel bitwise-tracking ADC in the SCHVN is given. The structural organization of this converter is described. A block diagram of the development of the control unit for the control signals for the operation of the proposed ADC is developed and pre-sented. Using the solution proposed by the authors will expand the scope of the tracking ADCs. | en |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | ВНТУ | uk |
dc.relation.ispartof | Інформаційні технології та комп'ютерна інженерія. № 2 : 45-51. | uk |
dc.relation.uri | https://itce.vntu.edu.ua/index.php/itce/article/view/759 | |
dc.subject | багатоканальне аналого-цифрове перетворення | uk |
dc.subject | слідкувальне аналого-цифрове перетворення | uk |
dc.subject | системи числення з ваговою надлишковістю | uk |
dc.subject | швидкодіючий лічильник | uk |
dc.subject | многоканальное аналого-цифровое преобразование | ru |
dc.subject | следящие аналого-цифровое преобразование | ru |
dc.subject | системы счисления с весовой избыточностью | ru |
dc.subject | быстродействующий счетчик | ru |
dc.subject | multichannel analog-to-digital conversion | en |
dc.subject | tracking analog-to-digital conversion | en |
dc.subject | number systems with weight redundancy | en |
dc.subject | high-speed counter | en |
dc.title | Багатоканальний АЦП порозрядно-слідкувального врівноваження з ваговою надлишковістю | uk |
dc.title.alternative | Многоканальный АЦП порозрядно-следящего уравновешивания с весовой избыточностью | ru |
dc.title.alternative | Multichanel tracking and bitwise balancing ADC with weight redundancy | en |
dc.type | Article | |
dc.identifier.udc | 681.325.5 | |
dc.relation.references | У. Титце, К. Шенк, Полупроводниковая схемотехника. 12-е изд. Том II: Пер. с нем. М., Россия:
ДМК Пресс, 2007, 942 с. | ru |
dc.relation.references | В. В. Островерхов, Динамические погрешности аналого-цифровых преобразователей. Л.:
«Энергия», 1975, 176 с. | ru |
dc.relation.references | О. Д. Азаров, Основи теорії аналого-цифрового перетворення на основі надлишкових позицій-
них систем числення: монографія. Вінниця, Україна: УНІВЕРСУМ, 2004, 260 с. | uk |
dc.relation.references | О. Д. Азаров, Аналого-цифрове порозрядне перетворення на основі систем числення з ваговою
надлишковістю: монографія. Вінниця, Україна: УНІВЕРСУМ, 2010, 186 с. | uk |
dc.relation.references | Л. В. Крупельницький, О. Д. Азаров, Аналого-цифрові пристрої систем, що самокоригуються,
для вимірювань і обробляння низькочастотних сигналів: монографія. Вінниця, Україна:
УНІВЕРСУМ, 2005, 167 с. | uk |
dc.relation.references | О. Д. Азаров, М. Ю. Шабатура, О. Г. Муращенко, «Динамічні похибки ІІ роду в АЦП приско-
реного порозрядного наближення з ваговою надлишковістю», Наукові праці ВНТУ, №3, 10 с.
2010. | uk |
dc.relation.references | О. Д. Азаров, Аналого-цифрове порозрядне перетворення на основі систем числення з ваговою
надлишковістю: монографія. Вінниця, Україна: ВНТУ, 2010, 232 с. | uk |
dc.relation.references | А. Д. Азаров, А. И. Черняк, «Полнофункциональная побитовая обработка результатов аналого-
цифрового преобразования», у Методи та засоби кодування, захисту й ущільнення інформації:
Третя міжнародна наук.-практ. конф. Вінниця, 2011, с. 208-209. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, П. О. Черняк, «Системи числення з адитивними та мультиплікатив-
ними співвідношеннями між вагами розрядів», Вісник ВПІ, №1, с. 58-64, 2001. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Аналіз витрат обладнання пристроїв побітової арифметики у си-
стемі числення золотої 1-пропорції», Проблеми інформатизації та управління, Київ : НАУ, №
2(38), с. 5-9, 2012. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Обмеження адитивних співвідношень при порозрядній потоковій
обробці в АМ-системах числення», Інформаційні технології та комп'ютерна інженерія, Вип.
3(31), с. 67-71, 2014. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, О. Г. Муращенко, «Порозрядне додавання в АМ-системах числення
на основі адитивних перетворень», Проблеми інформатизації та управління, Вип. 1(45), с. 14-
21, 2014. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Визначення довжини перенесення при додаванні в системах чис-
лення з адитивними та мультиплікативними співвідношеннями між вагами розрядів», Наукові
праці Донецького національного технічного університету. Серія: Обчислювальна техніка та
автоматизація, Випуск 74, с. 401–407, 2004. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Розрядність пристроїв порозрядного додавання в АМ-системах
числення», Наукові праці Вінницького національного технічного університету, № 4, 2010.
[Електронний ресурс]. Режим доступу : http://praci.vntu.edu.ua/index.php/praci/article/view/233. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Структурна організація побітового додавання і віднімання кодів
золотої 1-пропорції з урахуванням знаків», Інформаційні технології та комп’ютерна інже-
нерія, № 3(22), с. 13–16, 2011. | uk |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Структурна організація побітового множення і ділення кодів золо-
тої пропорції», Проблеми інформатизації та управління, Вип. 3(21), с. 5–13, 2007. | uk |
dc.relation.references | Olexiy D. Azarov, Sergii V. Pavlov, Olexandr I. Chernyak, Igor D. Ivasyuk, Waldemar Wójcik, and
Aigul Syzdykpayeva, «Principles of fast count in modified Fibonacci numerical system», Proc. SPIE
10808, Photonics Applications in Astronomy, Communications, Industry, and High-Energy Physics
Experiments, 2018, 1080829 (1 October 2018). doi.org/10.1117/12.2501565. | en |
dc.relation.references | О. Д. Азаров, О. І. Черняк, «Метод побудови швидкодіючих фібоначчієвих лічильників», Про-
блеми інформатизації та управління, №2(46), с. 5-8, 2014. | uk |
dc.identifier.doi | https://doi.org/10.31649/1999-9941-2020-48-2-45-51 | |