Показати скорочену інформацію

dc.contributor.authorАзаров, О. Д.uk
dc.contributor.authorЧерняк, О. І.uk
dc.contributor.authorСтахов, О. Я.uk
dc.contributor.authorАзаров, А. Д.ru
dc.contributor.authorЧерняк, А. И.ru
dc.contributor.authorСтахов, А. Я.ru
dc.contributor.authorAzarov, O. D.en
dc.contributor.authorChernyak, O. I.en
dc.contributor.authorStahov, O. Y.en
dc.date.accessioned2021-03-23T09:15:28Z
dc.date.available2021-03-23T09:15:28Z
dc.date.issued2020
dc.identifier.citationАЦП порозрядно-слідкувального врівноваження з ваговою надлишковістю [Текст] / О. Д. Азаров, О. І. Черняк, О. Я. Стахов // Інформаційні технології та комп'ютерна інженерія. – 2020. – № 3. – С. 37-44.uk
dc.identifier.issn1999-9941
dc.identifier.issn2078-6387
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/31645
dc.description.abstractУ статті подано інформаційні і структурні аспекти, покладені в основу організації аналого-цифрового перетворювача, що працює у режимах як слідкувального, так і порозрядного врівноваження. При організації слідкувального врівноваження можуть відбуватись значні перепади вхідного сигналу. Тому у таких випадках для пришвидшення виходу АЦП на слідкувальний режим авторами пропонується тимчасово переводити його у режим порозрядного аналого-цифрового перетворення. Для пришвидшення перетворення у слідкувальному режимі використовується запропонований авторами швидкодіючий реверсивний лічильник у сис-темі числення з ваговою надлишковістю. АЦП також працює у цій системі числення. Наведено часову діаграму режимів роботи порозрядно-слідкувального АЦП у СЧВН. Описано структурну організацію даного перетворювача. Розроблено і наведено блок-схему вироблення блоком керування керуючих сигналів для роботи запропонованого АЦП. Використання запропонованого авто-рами рішення дозволить розширити сферу застосування слідкувальних АЦП.uk
dc.description.abstractВ статье представлены информационные и структурные аспекты, положенные в основу организации аналого-цифрового преобразователя, работающего в режимах как следящего, так и поразрядного уравновешивания. При организации сле-дящего уравновешивания могут происходить значительные перепады входного сигнала. Поэтому в таких случаях для ускорения выхода АЦП на следящий режим предлагается временно переводить его в режим поразрядного аналого-цифрового преобразования. Для ускорения преобразования в следящем режиме используется предложенный авторами быстродействующий реверсивный счет-чик в системе счисления с весовой избыточностью. АЦП также работает в этой системе счисления. Приведена временная диаграм-ма режимов работы поразрядно-следящего АЦП в СЧВН. Описана структурная организация данного преобразователя. Разработана и приведена блок-схема выработки блоком-управления управляющих сигналов для работы предложенного АЦП. Использование предложенного авторами решения позволит расширить сферу применения следящих АЦП.ru
dc.description.abstractThe article presents the informational and structural aspects underlying the organization of an analog-to-digital converter operating in both tracking and bitwise balancing modes. When organizing tracking balancing significant differences in the input signal can occur. Therefore, in such cases, in order accelerate the ADC output to the tracking mode, it is proposed by the authors to temporarily transfer it to the bitwise analog-to-digital conversion mode. To speed up the conversion in the tracking mode, the authors use the high-speed reverse coun-ter in the number system with weight redundancy proposed by the authors. The time diagram of the operation modes of bitwise-tracking ADC in the SCHVN is given. The structural organization of this converter is described. A block diagram of the development of the control unit for the control signals for the operation of the proposed ADC is developed and presented. Using the solution proposed by the authors will expand the scope of the tracking ADCs.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.relation.ispartofІнформаційні технології та комп'ютерна інженерія. № 3 : 37-44.uk
dc.relation.urihttps://itce.vntu.edu.ua/index.php/itce/article/view/769
dc.subjectаналого-цифрове перетворенняuk
dc.subjectслідкувальне аналого-цифрове перетворенняuk
dc.subjectсистеми числення з ваговою надлишковістюuk
dc.subjectшвидкодіючий лічильникuk
dc.subjectаналого-цифровое преобразованиеru
dc.subjectследящие аналого-цифровое преобразованиеru
dc.subjectсистемы счисления с весовой избыточностьюru
dc.subjectбыстродействующий счетчикru
dc.subjectanalog-to-digital conversionen
dc.subjecttracking analog-to-digital conversionen
dc.subjectnumber systems with weight redundancyen
dc.subjecthigh-speed counteren
dc.titleАЦП порозрядно-слідкувального врівноваження з ваговою надлишковістюuk
dc.title.alternativeАЦП порозрядно-следящего уравновешивания с весовой избыточностьюru
dc.title.alternativeTracking and bitwise balancing ADC with weight redundancyen
dc.typeArticle
dc.identifier.udc681.325.5
dc.relation.referencesУ. Титце, К. Шенк, Полупроводниковая схемотехника. 12-е изд. Том II: Пер. с нем. М., Россия: ДМК Пресс, 2007, 942 с.ru
dc.relation.referencesВ. В. Островерхов, Динамические погрешности аналого-цифровых преобразователей. Л.: «Энергия», 1975, 176 с.ru
dc.relation.referencesО. Д. Азаров, Основи теорії аналого-цифрового перетворення на основі надлишкових позиційних систем числення: монографія. Вінниця, Україна: УНІВЕРСУМ, 2004, 260 с.uk
dc.relation.referencesО. Д. Азаров, Аналого-цифрове порозрядне перетворення на основі систем числення з ваговою надлишковістю: монографія. Вінниця, Україна: УНІВЕРСУМ, 2010, 186 с.uk
dc.relation.referencesЛ. В. Крупельницький, О. Д. Азаров, Аналого-цифрові пристрої систем, що самокоригуються, для вимірювань і обробляння низькочастотних сигналів: монографія. Вінниця, Україна: УНІВЕРСУМ, 2005, 167 с.uk
dc.relation.referencesО. Д. Азаров, М. Ю. Шабатура, О. Г. Муращенко, «Динамічні похибки ІІ роду в АЦП прискореного порозрядного наближення з ваговою надлишковістю», Наукові праці ВНТУ, №3, 10 с., 2010.uk
dc.relation.referencesО. Д. Азаров, Аналого-цифрове порозрядне перетворення на основі систем числення з ваговою надлишковістю: монографія. Вінниця, Україна: ВНТУ, 2010, 232 с.uk
dc.relation.referencesА. Д. Азаров, А. И. Черняк, «Полнофункциональная побитовая обработка результатов аналогоцифрового преобразования», у Методи та засоби кодування, захисту й ущільнення інформації: Третя міжнародна наук.-практ. конф. Вінниця, 2011, с. 208‒209.ru
dc.relation.referencesО. Д. Азаров, О. І. Черняк, П. О. Черняк, «Системи числення з адитивними та мультиплікативними співвідношеннями між вагами розрядів», Вісник ВПІ, №1, с. 58‒64, 2001.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Аналіз витрат обладнання пристроїв побітової арифметики у системі числення золотої 1-пропорції», Проблеми інформатизації та управління, Київ : НАУ, № 2(38), с. 5‒9, 2012.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Обмеження адитивних співвідношень при порозрядній потоковій обробці в АМ-системах числення», Інформаційні технології та комп'ютерна інженерія, Вип. 3(31), с. 67‒71, 2014.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, О. Г. Муращенко, «Порозрядне додавання в АМ-системах числення на основі адитивних перетворень», Проблеми інформатизації та управління, Вип. 1(45), с. 1421, 2014.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Визначення довжини перенесення при додаванні в системах числення з адитивними та мультиплікативними співвідношеннями між вагами розрядів», Наукові праці Донецького національного технічного університету. Серія: Обчислювальна техніка та автоматизація, Випуск 74, с. 401–407, 2004.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Розрядність пристроїв порозрядного додавання в АМ-системах числення», Наукові праці Вінницького національного технічного університету, № 4, 2010. [Електронний ресурс]. Режим доступу: http://praci.vntu.edu.ua/index.php/praci/article/view/233.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Структурна організація побітового додавання і віднімання кодів золотої 1-пропорції з урахуванням знаків», Інформаційні технології та комп’ютерна інженерія, № 3(22), с. 13–16, 2011.uk
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Структурна організація побітового множення і ділення кодів золотої пропорції», Проблеми інформатизації та управління, Вип. 3(21), с. 5–13, 2007.uk
dc.relation.referencesOlexiy D. Azarov, Sergii V. Pavlov, Olexandr I. Chernyak, Igor D. Ivasyuk, Waldemar Wójcik, and Aigul Syzdykpayeva, «Principles of fast count in modified Fibonacci numerical system», Proc. SPIE 10808, Photonics Applications in Astronomy, Communications, Industry, and High-Energy Physics Experiments, 2018, 1080829 (1 October 2018). doi.org/10.1117/12.2501565.en
dc.relation.referencesО. Д. Азаров, О. І. Черняк, «Метод побудови швидкодіючих фібоначчієвих лічильників», Проблеми інформатизації та управління, №2(46), с. 5‒8, 2014.uk
dc.identifier.doihttps://doi.org/10.31649/1999-9941-2020-49-3-37-44


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію