• English
    • українська
  • українська 
    • English
    • українська
  • Увійти
Дивитися документ 
  • Головна
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Дивитися документ
  • Головна
  • Патенти, авторські свідоцтва
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Дивитися документ
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Буфер напруги

Автор
Азаров, Олексій Дмитрович
Кирилащук, Світлана Анатоліївна
Богомолов, Сергій Віталійович
Войцеховська, Олена Валеріївна
Дата
2024-04-17
Metadata
Показати повну інформацію
Collections
  • Факультет інформаційних технологій та комп'ютерної інженерії [439]
Анотації
Буфер напруги містить шини додатного та від'ємного живлення, вхідну та вихідну шини, два джерела струму, вісімнадцять транзисторів. При цьому вхідну шину з'єднано з базами третього і четвертого транзисторів та з колекторами сьомого і восьмого транзисторів, емітери третього і четвертого транзисторів з'єднано з емітерами другого і п'ятого транзисторів, відповідно, колектори третього і четвертого транзисторів з'єднано з емітерами дванадцятого та одинадцятого транзисторів, відповідно, бази другого і п'ятого транзисторів з'єднано з базами і колекторами чотирнадцятого і сімнадцятого транзисторів, відповідно, з колекторами одинадцятого і дванадцятого транзисторів, відповідно, з емітерами тринадцятого і вісімнадцятого транзисторів, відповідно, з емітерами сьомого і восьмого транзисторів, відповідно, та з емітерами дев'ятого і десятого транзисторів, відповідно, колектор другого транзистора з'єднано з емітером першого транзистора, базу і колектор якого з'єднано з базою тринадцятого транзистора та з другим виводом першого джерела струму, перший вивід якого з'єднано з шиною додатного живлення, колектор п'ятого транзистора з'єднано з емітером шостого транзистора, базу і колектор якого з'єднано з базою вісімнадцятого транзистора та з першим виводом другого джерела струму, другий вивід якого з'єднано з шиною від'ємного живлення, емітери чотирнадцятого і сімнадцятого транзисторів з'єднано з емітерами п'ятнадцятого та шістнадцятого транзисторів, відповідно, бази і колектори яких об'єднано і з'єднано з вихідною шиною. Введено двадцять транзисторів, шину нульового потенціалу. При цьому колектори дев'ятнадцятого і двадцятого транзисторів з'єднано з колекторами тринадцятого і вісімнадцятого транзисторів відповідно та з базами двадцять другого та двадцять п'ятого транзисторів, відповідно, емітер дев'ятнадцятого транзистора з'єднано з шиною додатного живлення, з першим виходом першого джерела струму та з емітерами двадцять першого, тридцять першого, тридцять третього та тридцять сьомого транзисторів, відповідно, емітер двадцятого транзистора з'єднано з шиною від'ємного живлення, з другим виходом другого джерела струму та з емітерами двадцять шостого, тридцять другого, тридцять шостого та тридцять восьмого транзисторів, відповідно, бази дев'ятнадцятого і двадцятого транзисторів з'єднано з базами і колекторами двадцять першого і двадцять шостого транзисторів, відповідно, та з емітерами двадцять другого і двадцять п'ятого транзисторів, відповідно, колектори двадцять другого і двадцять п'ятого транзисторів з'єднано з колекторами двадцять третього і двадцять четвертого транзисторів, відповідно, а також з базами двадцять сьомого і тридцятого транзисторів, відповідно, емітери двадцять третього і двадцять четвертого транзисторів об'єднано, а їх бази з'єднано з емітерами двадцять сьомого і двадцять восьмого та тридцятого і двадцять дев'ятого транзисторів, відповідно, бази двадцять восьмого та двадцять дев'ятого транзисторів об'єднано і з'єднано з шиною нульового потенціалу, колектори двадцять сьомого і тридцятого транзисторів з'єднано з колекторами тридцять першого і тридцять другого транзисторів, відповідно, та з базами тридцять четвертого і тридцять п'ятого транзисторів, відповідно, колектори двадцять дев'ятого і двадцять восьмого транзисторів з'єднано з базами тридцять першого і тридцять другого транзисторів, відповідно, з базами і колекторами тридцять третього і тридцять шостого транзисторів, відповідно, з базами тридцять сьомого і тридцять восьмого транзисторів, відповідно, а також з емітерами тридцять четвертого і тридцять п'ятого транзисторів, відповідно, та з колекторами тридцять сьомого і тридцять восьмого транзисторів, відповідно, колектори тридцять четвертого і тридцять п'ятого транзисторів об'єднано та з'єднано з колекторами і базами п'ятнадцятого і шістнадцятого транзисторів та з вихідною шиною.
URI:
https://ir.lib.vntu.edu.ua//handle/123456789/42466
Відкрити
155936.pdf (248.7Kb)

Інституційний репозиторій

ГоловнаПошукДовідкаКонтактиПро нас

Ресурси

JetIQСайт бібліотекиСайт університетаЕлектронний каталог ВНТУ

Перегляд

Всі архівиСпільноти та колекціїЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOIЦя колекціяЗа датою публікаціїАвторамиНазвамиТемамиТипВидавництвоМоваУДКISSNВидання, що міститьDOI

Мій обліковий запис

ВхідРеєстрація

Статистика

View Usage Statistics

ISSN 2413-6360 | Головна | Відправити відгук | Довідка | Контакти | Про нас
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ