dc.contributor.author | Іщук, В. П. | uk |
dc.contributor.author | Пінаєв, Б. О. | uk |
dc.date.accessioned | 2025-08-13T10:00:12Z | |
dc.date.available | 2025-08-13T10:00:12Z | |
dc.date.issued | 2025 | |
dc.identifier.citation | | uk |
dc.identifier.uri | https://ir.lib.vntu.edu.ua//handle/123456789/48411 | |
dc.description.abstract | У цифрових системах затримки в послідовних схемах значно впливають на їх продуктивність, визначаючи швидкість обробки сигналів та загальну ефективність. Особливу увагу приділено джерелам затримок, таким як час поширення сигналу через логічні елементи, затримки синхронізації та тригерів. Порівняно синхронні та асинхронні схеми, їхні особливості в контексті швидкодії. Запропоновано методи зменшення затримок, що дозволяють підвищити ефективність роботи цифрових систем, зокрема через оптимізацію критичних шляхів, синхронізацію сигналів та застосування сучасних технологій. | uk |
dc.description.abstract | In digital systems, delays in sequential circuits have a significant impact on their performance, determining signal processing speed and overall efficiency. Particular attention is paid to the sources of delays, such as signal propagation time through logic elements, synchronisation delays, and triggers. Synchronous and asynchronous circuits are compared, their features in the context of performance. Methods of reducing delays are proposed to improve the efficiency of digital systems, in particular through the optimisation of critical paths, signal synchronisation and the use of modern technologies. | en |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | ВНТУ | uk |
dc.relation.ispartof | // Матеріали Всеукраїнської науково-практичної інтернет-конференції «Молодь в науці: дослідження, проблеми, перспективи (МН-2025)», 15-16 червня 2025 р. | uk |
dc.relation.uri | https://conferences.vntu.edu.ua/index.php/mn/mn2025/paper/view/22692 | |
dc.subject | затримка | uk |
dc.subject | продуктивність | uk |
dc.subject | цифрові схеми | uk |
dc.subject | послідовні схеми | uk |
dc.subject | синхронізація | uk |
dc.subject | тактова частотаAbstractIn digital systems | uk |
dc.subject | delays in sequential circuits have a significant impact on their performance | uk |
dc.subject | determining signalprocessing speed and overall efficiency Particular attention is paid to the sources of delays | uk |
dc.subject | such as signal propagation | uk |
dc.subject | latency | uk |
dc.subject | performance | uk |
dc.subject | digital circuits | uk |
dc.subject | sequential circuits | uk |
dc.subject | synchronisation | uk |
dc.subject | clock frequencyВступПослідовні цифрові схеми широко використовуються в сучасних обчислювальних системах тапристроях | uk |
dc.subject | де необхідно зберігати й обробляти дані синхронно Проте їх продуктивність значною | uk |
dc.title | Дослідження впливу затримок на продуктивність послідовних цифрових схем | uk |
dc.type | Thesis | |
dc.identifier.udc | 004.5 | |
dc.relation.references | 2. : . , 2018. URL: https://core.ac.uk/download/pdf/323530948.pdf ( : 15.11.2024). : . fmuser. URL: https://uk.fmuser.net/wap/content/?18235.html ( : 15.11.2024). | |