Показати скорочену інформацію

dc.contributor.authorІщук, В. П.uk
dc.contributor.authorПінаєв, Б. О.uk
dc.date.accessioned2025-08-13T10:00:12Z
dc.date.available2025-08-13T10:00:12Z
dc.date.issued2025
dc.identifier.citationuk
dc.identifier.urihttps://ir.lib.vntu.edu.ua//handle/123456789/48411
dc.description.abstractУ цифрових системах затримки в послідовних схемах значно впливають на їх продуктивність, визначаючи швидкість обробки сигналів та загальну ефективність. Особливу увагу приділено джерелам затримок, таким як час поширення сигналу через логічні елементи, затримки синхронізації та тригерів. Порівняно синхронні та асинхронні схеми, їхні особливості в контексті швидкодії. Запропоновано методи зменшення затримок, що дозволяють підвищити ефективність роботи цифрових систем, зокрема через оптимізацію критичних шляхів, синхронізацію сигналів та застосування сучасних технологій.uk
dc.description.abstractIn digital systems, delays in sequential circuits have a significant impact on their performance, determining signal processing speed and overall efficiency. Particular attention is paid to the sources of delays, such as signal propagation time through logic elements, synchronisation delays, and triggers. Synchronous and asynchronous circuits are compared, their features in the context of performance. Methods of reducing delays are proposed to improve the efficiency of digital systems, in particular through the optimisation of critical paths, signal synchronisation and the use of modern technologies.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.relation.ispartof// Матеріали Всеукраїнської науково-практичної інтернет-конференції «Молодь в науці: дослідження, проблеми, перспективи (МН-2025)», 15-16 червня 2025 р.uk
dc.relation.urihttps://conferences.vntu.edu.ua/index.php/mn/mn2025/paper/view/22692
dc.subjectзатримкаuk
dc.subjectпродуктивністьuk
dc.subjectцифрові схемиuk
dc.subjectпослідовні схемиuk
dc.subjectсинхронізаціяuk
dc.subjectтактова частотаAbstractIn digital systemsuk
dc.subjectdelays in sequential circuits have a significant impact on their performanceuk
dc.subjectdetermining signalprocessing speed and overall efficiency Particular attention is paid to the sources of delaysuk
dc.subjectsuch as signal propagationuk
dc.subjectlatencyuk
dc.subjectperformanceuk
dc.subjectdigital circuitsuk
dc.subjectsequential circuitsuk
dc.subjectsynchronisationuk
dc.subjectclock frequencyВступПослідовні цифрові схеми широко використовуються в сучасних обчислювальних системах тапристрояхuk
dc.subjectде необхідно зберігати й обробляти дані синхронно Проте їх продуктивність значноюuk
dc.titleДослідження впливу затримок на продуктивність послідовних цифрових схемuk
dc.typeThesis
dc.identifier.udc004.5
dc.relation.references2. : . , 2018. URL: https://core.ac.uk/download/pdf/323530948.pdf ( : 15.11.2024). : . fmuser. URL: https://uk.fmuser.net/wap/content/?18235.html ( : 15.11.2024).


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію