dc.contributor.author | Азаров, Олексій Дмитрович | uk |
dc.contributor.author | Захарченко, Сергій Михайлович | uk |
dc.contributor.author | Бойко, Олександр Володимирович | uk |
dc.contributor.author | Богомолов, Сергій Віталійович | uk |
dc.contributor.author | Азаров, Алексей Дмитриевич | ru |
dc.contributor.author | Захарченко, Сергей Михайлович | ru |
dc.contributor.author | Бойко, Александр Владимирович | ru |
dc.contributor.author | Богомолов, Сергей Витальевич | ru |
dc.contributor.author | Azarov, Oleksii Dmytrovych | en |
dc.contributor.author | Zakharchenko, Serhii Mykhailovych | en |
dc.contributor.author | Boiko, Oleksandr Volodymyrovych | en |
dc.contributor.author | Bohomolov, Serhii Vitaliiovych | en |
dc.date.accessioned | 2015-04-15T09:31:33Z | |
dc.date.available | 2015-04-15T09:31:33Z | |
dc.date.issued | 2012-06-11 | |
dc.identifier | 70362 | |
dc.identifier.citation | Пат. 70362 UA, МПК H03K 5/22, G05B 1/00. Двотактний симетричний підсилювач струму [Текст] / О. Д. Азаров, С. М. Захарченко, О. В. Бойко, С. В. Богомолов (Україна). - № u201113218 ; заявл. 09.11.2011 ; опубл. 11.06.2012, Бюл. № 11. - 8 с. : кресл. | uk |
dc.identifier.uri | http://ir.lib.vntu.edu.ua/handle/123456789/530 | |
dc.description.abstract | Двотактний симетричний підсилювач струму, в якому завдяки введенню в схему нових зв'язків та двадцять дев'ятого, тридцятого, тридцять першого і тридцять другого біполярних транзистори, а також третього і четвертого джерел струму підвищується точність роботи схеми та коефіцієнт підсилення. Завдяки використанню двадцять першого і двадцять другого біполярних транзисторів у якості проміжних підсилювальних каскадів збільшується коефіцієнт підсилення схеми. Перше і друге джерела струму та перший, другий, п'ятий і шостий біполярні транзистори та перший і другий польові транзистори утворюють схему завдання режиму по постійному струму каскадів схеми. Третій та четвертий польові транзистори утворюють вхідний підсилювальний каскад. На сімнадцятому, вісімнадцятому, двадцять третьому і двадцять четвертому біполярних транзисторах побудовано двонаправлений відбивач струму із розірваними колекторами, який у поєднанні з компенсаторами струму, які побудовані на третьому, сьомому, дев'ятому та четвертому, восьмому, десятому біполярних транзисторах, задають режими по постійному струму вхідного та проміжних підсилювальних каскадів. Коригуючий конденсатор коригує АЧХ та запобігає генерації схеми. | uk |
dc.description.abstract | Двухтактный симметричный усилитель тока, в котором благодаря введению в схему новых связей и двадцать девятого, тридцатого, тридцать первого и тридцать второго биполярных транзистора, а также третьего и четвертого источников тока повышается точность работы схемы и коэффициент усиления. Благодаря использованию двадцать первого и двадцать второго биполярных транзисторов в качестве промежуточных усилительных каскадов увеличивается коэффициент усиления схемы. Первый и второй источники тока и первый, второй, пятый и шестой биполярные транзисторы и первый и второй полевые транзисторы образуют схему задания режима по постоянному току каскадов схемы. Третий и четвертый полевые транзисторы образуют входной усилительный каскад. На семнадцатом, восемнадцатом, двадцать третьем и двадцать четвертом биполярных транзисторах построен двунаправленный отражатель тока с разорванными коллекторами, который в сочетании с компенсаторами тока, которые построены на третьем, седьмом, девятом и четвертом, восьмом, десятом биполярных транзисторах, задают режимы по постоянному току входного и промежуточных усилительных каскадов. Корректирующий конденсатор корректирует АЧХ и предотвращает генерацию схемы. | ru |
dc.description.abstract | Disclosed is a push-pull balanced current amplifier where introduction into a circuit of new connections and twenty ninth, thirtieth, thirty first, thirty second bipolar transistors, as well as third and fourth current sources increases accuracy of operation and amplification coefficient. Introduction of twenty first and twenty second bipolar transistors as intermediate amplification stages increases circuit amplification coefficient. The first and second current sources and first, second, fifth and six bipolar transistors form a DC mode setting circuit. The third and fourth transistors form an input amplification stage. A two-way current reflector is formed using seventeenth, eighteenth, twenty third and twenty fourth bipolar transistors with broken commutators. Said reflector and current compensators built on third, seventh, ninth and fourth, eighth, tenth bipolar transistors set DC mode for the input and intermediate stages. A balancing capacitor compensates frequency response and prevents the circuit generating. | en |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ) | uk |
dc.subject | H03K 5/22 | |
dc.subject | G05B 1/00 | |
dc.subject | імпульсна техніка | uk |
dc.subject | аналого-цифрові перетворювачі | uk |
dc.subject | симетричний підсилювач струму | uk |
dc.subject | двотактний підсилювач струму | uk |
dc.subject | цифрові вимірювальні прилади | uk |
dc.title | Двотактний симетричний підсилювач струму | uk |
dc.title.alternative | Двухтактный симметричный усилитель тока | ru |
dc.title.alternative | Push-pull balanced current amplifier | en |
dc.type | Patent | |