dc.contributor.author | Кравець, П. І. | uk |
dc.contributor.author | Жеребко, В. А. | uk |
dc.contributor.author | Шимкович, В. М. | uk |
dc.date.accessioned | 2016-01-26T15:28:47Z | |
dc.date.available | 2016-01-26T15:28:47Z | |
dc.date.issued | 2011 | |
dc.identifier.citation | Кравець П. І. Методика апаратно-програмної реалізації однонейронного нейромережевого ПІД-регулятора на FPGA [Текст] / П. І. Кравець, В. А. Жеребко, В. М. Шимкович // Вісник Вінницького політехнічного інституту. - 2011. - № 3. - С. 148-152. | uk |
dc.identifier.issn | 1997-9274 | |
dc.identifier.issn | 1997-9266 | |
dc.identifier.uri | http://visnyk.vntu.edu.ua/index.php/visnyk/article/view/1447 | |
dc.identifier.uri | http://ir.lib.vntu.edu.ua/handle/123456789/6276 | |
dc.description.abstract | Запропоновано методику апаратно-програмної реалізації нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора. Моделювання виконано в середовищі MATLAB та засобами Xilinx System Generator. Розглянуто конкретний приклад синтезу системи управління з використанням однонейронного ПІД-регулятора. Виконані розрахунки що до оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора. | uk |
dc.description.abstract | Предложена методика аппаратно-программной реализации нейросетевого ПИД-регулятора на FPGA-кристалле. Приведен пошаговый алгоритм синтеза такого регулятора. Моделирование выполнено в среде MATLAB и средствами Xilinx System Generator. Рассмотрен конкретный пример синтеза системы управления с использованием однонейронного ПИД-регулятора. Выполнены расчеты оптимальности разрядной сетки данных, обеспечивающих правильность функционирования ПИД-регулятора. | ru |
dc.description.abstract | The single neuron neural PID-controller hardware-in-the-loop implementation method using FPGA is offered in the paper. The step-wise synthesis algorithm is given. Simulation was done using MATLAB and Xilinx System Generator. Particular example of single neuron PID-controller control system synthesis is described. Some calculations of optimality of bit grid data that assure the accuracy of PID-controller performance are done. | en |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | ВНТУ | uk |
dc.title | Методика апаратно-програмної реалізації однонейронного нейромережевого ПІД-регулятора на FPGA | uk |
dc.title.alternative | Single neuron neural pid controller hardware-in-the-loop implementation method using FPGA | en |
dc.title.alternative | Методика аппаратно-программной реализации однонейронного нейросетевого ПИД-регулятора на FPGA | ru |
dc.type | Article | |
dc.identifier.udc | 681.51 | |