Показати скорочену інформацію

dc.contributor.authorКравець, П. І.uk
dc.contributor.authorЖеребко, В. А.uk
dc.contributor.authorШимкович, В. М.uk
dc.date.accessioned2016-01-26T15:28:47Z
dc.date.available2016-01-26T15:28:47Z
dc.date.issued2011
dc.identifier.citationКравець П. І. Методика апаратно-програмної реалізації однонейронного нейромережевого ПІД-регулятора на FPGA [Текст] / П. І. Кравець, В. А. Жеребко, В. М. Шимкович // Вісник Вінницького політехнічного інституту. - 2011. - № 3. - С. 148-152.uk
dc.identifier.issn1997-9274
dc.identifier.issn1997-9266
dc.identifier.urihttp://visnyk.vntu.edu.ua/index.php/visnyk/article/view/1447
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/6276
dc.description.abstractЗапропоновано методику апаратно-програмної реалізації нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора. Моделювання виконано в середовищі MATLAB та засобами Xilinx System Generator. Розглянуто конкретний приклад синтезу системи управління з використанням однонейронного ПІД-регулятора. Виконані розрахунки що до оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора.uk
dc.description.abstractПредложена методика аппаратно-программной реализации нейросетевого ПИД-регулятора на FPGA-кристалле. Приведен пошаговый алгоритм синтеза такого регулятора. Моделирование выполнено в среде MATLAB и средствами Xilinx System Generator. Рассмотрен конкретный пример синтеза системы управления с использованием однонейронного ПИД-регулятора. Выполнены расчеты оптимальности разрядной сетки данных, обеспечивающих правильность функционирования ПИД-регулятора.ru
dc.description.abstractThe single neuron neural PID-controller hardware-in-the-loop implementation method using FPGA is offered in the paper. The step-wise synthesis algorithm is given. Simulation was done using MATLAB and Xilinx System Generator. Particular example of single neuron PID-controller control system synthesis is described. Some calculations of optimality of bit grid data that assure the accuracy of PID-controller performance are done.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.titleМетодика апаратно-програмної реалізації однонейронного нейромережевого ПІД-регулятора на FPGAuk
dc.title.alternativeSingle neuron neural pid controller hardware-in-the-loop implementation method using FPGAen
dc.title.alternativeМетодика аппаратно-программной реализации однонейронного нейросетевого ПИД-регулятора на FPGAru
dc.typeArticle
dc.identifier.udc681.51


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію