Показати скорочену інформацію

dc.contributor.authorГрабко, Володимир Віталійовичuk
dc.contributor.authorПоліщук, Андрій Леонідовичuk
dc.contributor.authorГрабко, Валентин Володимировичuk
dc.contributor.authorБальзан, Ігор Вікторовичuk
dc.contributor.authorГрабко, Владимир Витальевичru
dc.contributor.authorПолищук, Андрей Леонидовичru
dc.contributor.authorГрабко, Валентин Владимировичru
dc.contributor.authorHrabko, Volodymyr Vitaliyovychen
dc.contributor.authorHrabko, Valentyn Volodymyrovychen
dc.date.accessioned2016-04-05T09:07:08Z
dc.date.available2016-04-05T09:07:08Z
dc.date.issued2016-03-25
dc.identifier105431
dc.identifier.citationПат. 105431 UA, МПК H02P 13/00. Регулятор напруги для силових трансформаторів [Текст] / В. В. Грабко, А. Л. Поліщук, Вал. В. Грабко, І. В. Бальзан (Україна). - № u201506652 ; заявл. 06.07.2015 ; опубл. 25.03.2016, Бюл. № 6. - 18 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/9331
dc.description.abstractРегулятор напруги для силових трансформаторів, що містить фільтр, два тригери Шмітта, чотири блоки часової затримки, два блоки пам'яті, датчик струму, генератор тактових імпульсів, суматор, блок формування і зміни зони нечутливості, блок формування і зміни уставки напруги, пороговий блок, блок зміни періоду тактових імпульсів, блок контролю схеми регулятора і електропривода в режимі "Рух відсутній", блок контролю електропривода в режимі "Застрягання", блок блокування, блок сигналізації, блок перемикання генератора тактових імпульсів в нормальному режимі, два підсилювачі, п'ять елементів АБО, вісім елементів І, елемент НІ, два перетворювачі імпульсного сигналу в потенційний, причому вхід датчика струму підключений до кола струму навантаження Ін1, а вихід з'єднаний з першим входом суматора, другий вхід якого підключений до кола напруги навантаження Uн1, а перший вихід з'єднаний з першим входом блока формування і зміни зони нечутливості, вихід якого підключений до входу блока формування і зміни уставки напруги, вихід якого з'єднаний з входом порогового блока, вихід якого підключений до входів першого і другого перетворювачів імпульсного сигналу в потенційний, виходи яких з'єднані з першими входами відповідно першого і другого блоків часової затримки, виходи яких підключені до перших входів відповідно п'ятого і сьомого елементів І, виходи яких з'єднані з першими входами відповідно четвертого і восьмого елементів І та з третіми входами третього і шостого елементів І, виходи останніх підключені відповідно до входів першого і другого блоків пам'яті, виходи яких відповідно з'єднані з другими входами четвертого і восьмого елементів І, виходи першого і другого підсилювачів підключені в кола керування електроприводом, перший і другий входи блока зміни періоду тактових імпульсів з'єднані з виходами відповідно першого і другого блоків часової затримки, а вихід підключений до входу генератора тактових імпульсів, вихід якого з'єднаний з другими входами першого і другого блоків часової затримки, а також з третім входом блока контролю схеми регулятора і електропривода в режимі "Рух відсутній", перший і другий входи якого підключені до виходів відповідно першого і другого підсилювачів, вхід блока перемикання генератора тактових імпульсів в нормальному режимі з'єднаний з електроприводом, а вихід підключений до другого входу блока формування і зміни зони нечутливості, до третього входу блока зміни періоду тактових імпульсів, а також до першого входу блока контролю електропривода в режимі "Застрягання", другий вхід якого з'єднаний з виходом генератора тактових імпульсів, а вихід підключений до першого входу блока блокування, другий вхід якого з'єднаний з виходом блока контролю схеми регулятора і електроприводу в режимі "Рух відсутній", третій вхід з'єднаний з колом подачі сигналу "Скид", а вихід підключений до других входів п'ятого і сьомого елементів І, вхід фільтра підключений до другого виходу суматора, а вихід з'єднаний з входами першого і другого тригерів Шмітта, виходи яких підключені відповідно до першого і другого входів першого елемента АБО, а також до перших входів відповідно першого і другого елементів І, виходи яких з'єднані з першими входами відповідно третього і п'ятого елементів АБО, другі входи яких підключені до виходів відповідно четвертого і восьмого елементів І, а виходи з'єднані з входами відповідно першого і другого підсилювачів, вихід першого елемента АБО підключений до входу третього блока часової затримки, вихід якого з'єднаний з другими входами першого і другого елементів І, вхід елемента НІ підключений до виходу блока перемикання генератора тактових імпульсів в нормальному режимі, а вихід з'єднаний з входом четвертого блока часової затримки, вихід якого підключений до третіх входів першого і другого елементів І, четверті входи яких з'єднані з виходом блока блокування, вхід блока сигналізації підключений до виходу блока блокування, виходи другого і четвертого елементів АБО з'єднані відповідно з першими входами третього і шостого елементів І, другі входи яких підключені до виходів першого і другого перетворювачів імпульсного сигналу в потенційний відповідно, який відрізняється тим, що в нього введено аналого-цифровий перетворювач, диференціюючий елемент, формувач імпульсів, лічильник імпульсів, регістр, дешифратор, два цифрових компаратори, чотири цифрових суматори, два функціональні перетворювачі, дев'ятий, десятий, одинадцятий, дванадцятий, тринадцятий, чотирнадцятий, п'ятнадцятий елементи І, блок формування сигналу верхньої межі регулювання напруги, блок формування сигналу нижньої межі регулювання напруги, блок допустимого часу входження напруги в зону нечутливості, причому третій вихід суматора з'єднаний з першим входом аналого-цифрового перетворювача і входом диференціюючого елемента, вихід якого через формувач імпульсів підключений до входу лічильника імпульсів, вихідна цифрова шина якого з'єднана з вхідною цифровою шиною дешифратора, перший вихід якого підключений до синхронізуючого входу регістра, а другий вихід з'єднаний з другим входом аналого-цифрового перетворювача, вихідна цифрова шина якого підключена відповідно до другої вхідної цифрової шини першого цифрового суматора і до перших вхідних цифрових шин другого та четвертого цифрових суматорів, а також з'єднана з другою вхідною цифровою шиною першого цифрового компаратора та з вхідною цифровою шиною регістра, вихідна цифрова шина якого підключена до другої вхідної цифрової шини другого цифрового суматора та до перших вхідних цифрових шин першого та третього цифрових суматорів, а також до першої вхідної цифрової шини першого цифрового компаратора відповідно, перший, другий та третій виходи першого цифрового компаратора з'єднані відповідно з першими входами тринадцятого, чотирнадцятого та п'ятнадцятого елементів І, другі входи яких підключені до третього виходу дешифратора, а виходи тринадцятого та п'ятнадцятого елементів І з'єднані відповідно з синхронізуючими входами другого і четвертого та першого і третього цифрових суматорів, вихідні цифрові шини першого та другого цифрових суматорів підключені до вхідної шини першого функціонального перетворювача, вихідна цифрова шина якого з'єднана з першою вхідною цифровою шиною другого функціонального перетворювача, друга вхідна цифрова шина якого з'єднана з вихідними цифровими шинами третього та четвертого цифрових суматорів, другі вхідні цифрові шини третього та четвертого цифрових суматорів підключені відповідно до виходів блоків формування сигналу верхньої та нижньої межі регулювання, вихідна цифрова шина блока допустимого часу входження напруги в зону нечутливості з'єднана з другою вхідною цифровою шиною другого цифрового компаратора, перша вхідна цифрова шина якого підключена до вихідної цифрової шини другого функціонального перетворювача, а вихід з'єднаний з першими входами дев'ятого, десятого, одинадцятого і дванадцятого елементів І, другі входи десятого і дванадцятого та дев'ятого і одинадцятого елементів І підключені відповідно до виходів тринадцятого та п'ятнадцятого елементів І, а треті входи десятого і одинадцятого елементів І з'єднані з виходом чотирнадцятого елемента І, перший та другий входи другого елемента АБО підключені відповідно до виходів дев'ятого та десятого елементів І, перший та другий входи четвертого елемента АБО з'єднані відповідно з виходами одинадцятого та дванадцятого елементів І. Крім того, блок контролю схеми регулятора і електроприводу в режимі "Рух відсутній" містить шостий елемент АБО, п'ятий блок часової затримки та шістнадцятий елемент І, причому перший і другий входи шостого елемента АБО з'єднані з виходами відповідно першого і другого підсилювачів, а вихід через п'ятий блок часової затримки підключений до першого входу шістнадцятого елемента І, другий вихід якого з'єднаний з виходом генератора тактових імпульсів, а вихід підключений до другого входу блока блокування.uk
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectелектротехнікаuk
dc.subjectрегулювання напруги трансформаторівuk
dc.subjectсилові трансформаториuk
dc.subjectH02P 13/00
dc.titleРегулятор напруги для силових трансформаторівuk
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію