Show simple item record

dc.contributor.authorМарценюк, Валерій Пантелеймоновичuk
dc.contributor.authorОстапенко, Аліна Василівнаuk
dc.contributor.authorМарценюк, Валерий Пантелеймоновичru
dc.contributor.authorОстапенко, Алина Васильевнаru
dc.contributor.authorMartseniuk, Valerii Panteleimonovychen
dc.contributor.authorOstapenko, Alina Vasylivnaen
dc.date.accessioned2015-12-14T09:25:42Z
dc.date.available2015-12-14T09:25:42Z
dc.date.issued2009-04-10
dc.identifier40568
dc.identifier.citationПат. 40568 UA, МПК G11B 5/09. Пристрій канального кодування [Текст] / В. П. Марценюк, А. В. Остапенко (Україна). - № u200815041 ; заявл. 26.12.2008 ; опубл. 10.04.2009, Бюл. № 7. - 5 с. : табл., кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/2639
dc.description.abstractПристрій канального кодування містить генератор синхроімпульсів, перший, другий та третій лічильники імпульсів, інвертор, схему І, схему 2І-НІ, формувач імпульсів, перший та другий лічильні тригери, перший та другий регістри зсуву, дешифратор, паралельний регістр, перший-восьмий блоки пам'яті, блок запису, цифровий компаратор, шину опорного коду та вхідну шину. В пристрої канального кодування введено дев'ятий-шістнадцятий блоки пам'яті, перший-шістнадцятий виходи дешифратора під'єднано до входів керування режимами першого-шістнадцятого блоків пам'яті.uk
dc.description.abstractУстройство канального кодирования содержит генератор синхроимпульсов, первый, второй и третий счетчики импульсов, инвертор, схему И, схему 2И-НЕ, формирователь импульсов, первый и второй счетные триггеры, первый и второй регистры сдвига, дешифратор, параллельный регистр, первый-восьмой блоки памяти, блок записи, цифровой компаратор, шину опорного кода и входную шину. В устройстве канального кодирования введены девятый-шестнадцатый блоки памяти, первый-шестнадцатый выходы дешифратора подсоединены к входам управления режимами первого-шестнадцатого блоков памяти.ru
dc.description.abstractDevice for channel coding has generator of synchro-pulses, first, second and third pulse counters, inverter, circuit AND, circuit 2AND-NOT, pulse former, first and second counter triggers, first and second shift registers, decoder, parallel register, first-eight memory blocks, record block, digital comparator, bus of support code and input bus. To device of channel coding ninth-sixteenth memory blocks are included, first-sixteenth outputs of decoder are connected to inputs of control of modes of first-sixteenth memory blocks.en
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectG11B 5/09
dc.subjectобчислювальна технікаuk
dc.subjectпристрій канального кодуванняuk
dc.subjectформування сигналівuk
dc.subjectзапис цифрової інформаціїuk
dc.subjectмагнітний носійuk
dc.titleПристрій канального кодуванняuk
dc.title.alternativeУстройство канального кодированияru
dc.title.alternativeDevice for channel codingen
dc.typePatent


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record