Показати скорочену інформацію

dc.contributor.authorХристинець, Н. А.uk
dc.contributor.authorKhrystynets, N. А.en
dc.date.accessioned2023-03-24T12:19:18Z
dc.date.available2023-03-24T12:19:18Z
dc.date.issued2022
dc.identifier.citationХристинець Н. А. Реалізація багатопоточності на архітектурі мультимедійних процесорів Nexperia [Текст] / Н. А. Христинець // Інформаційні технології та комп'ютерна інженерія. – 2022. – № 3. – С. 59-64.uk
dc.identifier.issn1999-9941
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/36544
dc.description.abstractРозглянуто структуру мультипроцесорних систем на архітектурі сучасних мультимедійних процесорів Nexperia з 32-розрядним обчислювальним ядром. Досліджено сфери застосування мультимедійних процесорів, як процесорів загального призначення та їх функції обробки даних. Мультимедійні процесори використовують або функціональні архітектури з обмеженою гнучкістю, але вищою швидкістю та ефективністю, або програмовані архітектури з підвищеною гнучкістю. Проаналізовано архітектуру одного з процесорів Nexperia – TriMedia ТМ-1300 та наведено схему його основних компонент, принцип роботи центрального арбітражу шини процесора та способи нарощення його швидкодії. Виявлено, що удосконалені процесори загального призначення забезпечують підтримку мультимедіа шляхом включення нових мультимедійних інструкцій і їх паралельного виконання за допомогою підходу співпроцесора SIMD. Вони забезпечують підтримку мультимедіа, включаючи мультимедіа інструкції в набір інструкцій. Замість виконання певних мультимедійних функцій (наприклад стиснення та 3D графіки), мультимедійні процесори на-дають спеціально створені інструкції для підтримки загальних операцій у обробці відео. Ці інструкції включають підтримку 8-бітних типів даних (пікселів), ефективну адресацію даних і інструкції вводу/виводу. У статті розглянуто можливості програмної реалізації розпаралелення роботи процесорів за допомогою технологій паралельної обробки, яка досягається способом поділу одного виконання завдання на декілька незалежних менших завдань. Запропоновано програмну реалізацію роботи статичним та анонімним методом. Наведені коди програм та результати їх тестування. Доведено, що розбиття різних частин завдання між кількома обчислювальними ресурсами СPU дає змогу скоротити час виконання програми та вдосконалюють потенційну обчислювальну потужність роботи комп’ютерної системи.uk
dc.description.abstractThe structure of multiprocessor systems based on the architecture of modern Nexperia multimedia processors with a 32-bit computing core is considered. The fields of application of multimedia processors as general purpose processors and their data processing functions are studied. Multimedia processors use either functional architectures with limited flexibility but higher speed and efficiency, or programmable architectures with increased flexibility. The architecture of one of the Nexperia processors - TriMedia TM-1300 is analyzed and the diagram of its main components, the principle of operation of the central arbitration of the processor bus and methods of increasing its speed are given. Advanced general-purpose processors have been found to provide multimedia support by incorporating new multimedia instructions and executing them in parallel using a SIMD coprocessor approach. They provide multimedia support, including multimedia instructions in the instruction set. Instead of performing specific multimedia functions (such as compression and 3D graphics), multimedia processors provide purpose-built instructions to support general video processing operations. These instructions include support for 8-bit data types (pixels), efficient data addressing, and I/O instructions. The article examines the possibilities of software implementation of the parallelization of processors using parallel processing technologies, which is achieved by dividing one execution of a task into several independent smaller tasks. A software implementation of the work using a static and anonymous method is proposed. The program codes and the results of their testing are given. It has been proven that the division of different parts of the task between several computational resources of the CPU allows to reduce the execution time of the program and improves the potential computing power of the computer system.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.relation.ispartofІнформаційні технології та комп'ютерна інженерія. № 3 : 59-64.uk
dc.relation.urihttps://itce.vntu.edu.ua/index.php/itce/article/view/906
dc.subjectархітектура комп’ютерівuk
dc.subjectбагатопроцесорні системиuk
dc.subjectмультимедійний процесорuk
dc.subjectпаралельні обчисленняuk
dc.subjectNexperiaen
dc.subjectTriMediaen
dc.subjectcomputer architectureen
dc.subjectmultiprocessor systemsen
dc.subjectmultimedia processoren
dc.subjectparallel computingen
dc.subjectNexperiaen
dc.subjectTriMediaen
dc.titleРеалізація багатопоточності на архітектурі мультимедійних процесорів Nexperiauk
dc.title.alternativeImplementation of multi-threading on the architecture of Nexperia multimedia processorsen
dc.typeArticle
dc.identifier.udc004.27
dc.relation.referencesL. Wanga, “Research on the Performance of Robot Multiprocessor Control System Based on BS Structure Digital Media”, Microprocessors and Microsystems. 2020. [Електронний ресурс]. Режим доступу: https://www.sciencedirect.com/science/article/abs/pii/S0141933120300910#. Дата звер-нення: 20 серпня 2022.en
dc.relation.referencesВ. О. Денисюк, С. М. Цирульник, Мікропроцесорні системи управління: навч. посіб. Вінниця, Вінн. нац. аграр. ун-т: ТВОРИ, 2021, 204 с.en
dc.relation.referencesV. Padmajothi, J. MazherIqbal, V. Ponnusamy “Load - aware intelligent multiprocessor scheduler for time-critical cyber-physical system applications”, Computers & Electrical Engineering. 2022. [Елек-тронний ресурс]. Режим доступу: https://www.sciencedirect.com/science/article/pii/ S0045790621005462#. Дата звернення: 20 серпня 2022.en
dc.relation.referencesC. Ranger, R. Raghuraman, A. Penmetsa, G. Bradski and C. Kozyrakis, “Evaluating MapReduce for Multi-core and Multiprocessor Systems”, 2007 IEEE 13th International Symposium on High Perfor-mance Computer Architecture, 2007, pp. 13-24.en
dc.relation.referencesСайт компанії «Nexperia». [Електронний ресурс]. Режим доступу: https://www.nexperia.com. Да-та звернення: 20 серпня 2022.en
dc.identifier.doihttps://doi.org/10.31649/1999-9941-2022-55-3-59-64


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію