Показати скорочену інформацію

dc.contributor.authorБагацький, В. О.uk
dc.contributor.authorБогомолов, С. В.uk
dc.contributor.authorЗахарченко, С. М.uk
dc.contributor.authorBagatsky, V. O.en
dc.contributor.authorBogomolov, S. V.en
dc.contributor.authorZakharchenko, S. M.en
dc.date.accessioned2023-03-28T06:33:18Z
dc.date.available2023-03-28T06:33:18Z
dc.date.issued2023
dc.identifier.citationБагацький В. О. Високолінійні буфери напруги для високопродуктивних АЦП і ЦАП [Текст] / В. О. Багацький, С. В. Богомолов, С. М. Захарченко // Інформаційні технології та комп'ютерна інженерія. – 2023. – № 1. – С. 44-51.uk
dc.identifier.issn1999-9941
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/36561
dc.description.abstractУ статті проаналізовано запропоновані методи структурно-функціональної організації високолінійних буферів напруги які побудовано за двотактними симетричними структурами. У першому методі передбачається підвищення опору виходів по струму. Завдяки цьому можна забезпечити стабілізацію напруги переходу колектор-емітер транзисторів вихідних каскадів. У другому методі пропонується зменшення впливу струму баз транзисторів вихідних каскадів, що дозволить зменшити похибку лінійності. У третьому методі запропоновано підвищення лінійності без зменшення рівня швидкодії, шляхом стабілізавання напруг колектор-емітер вихідних каскадів. Показано, що використання стабілізування напруг переходів колектор-емітер, дає змогу покращити на 1÷2 порядки характеристики схем. Виведено аналітичні залежності, що описують похибки лінійності ядер буферів напруги, які побудовано за двотактною симетричною структурою. Показано, що запропоновані підходи дозволяють на порядок і більше зменшити похибки лінійності та зсуву нуля. Для визначення складових, які впливають на появу похибки розглянуто еквіваленту схему заміщення виходу ядра буфера напруги. Визначено, що запропоновані методи побудови буферів напруги мають спільний недолік, а саме, низьку навантажувальну здатність, яка визначається вихідними опорами схем. Розглянуто підхід, що дозволяє підвищити навантажувальну здатність буферів напруги. Показано, що він дає змогу на 2÷3 порядки зменшити вихідний опір. Щоб підвищити навантажувальну здатність та зберегти задану лінійність схеми буферів напруги запропоновано доповнити двотактним двоканальним підсилювачем струму. Використання запропонованих методів та підходів для побудови буферів напруги, дозволяє отримати такі пристрої, які мають необхідні характеристики та можуть застосовуватись у складі високопродуктивних АЦП і ЦАП.uk
dc.description.abstractThe article analyzes the proposed methods of structural and functional organization of highly linear voltage buffers built according to two-stroke symmetrical structures. In the first method, it is assumed to increase the resistance of the current outputs. Thanks to this, it is possible to stabilize the collector-emitter junction voltage of the transistors of the output stages. In the second method, it is proposed to re-duce the influence of the base current of the transistors of the output stages, which will reduce the linearity error. In the third method, it is proposed to increase the linearity without reducing the speed level, by stabilizing the collector-emitter voltages of the output stages. It is shown that the use of voltage stabilization of the collector-emitter transitions makes it possible to improve the circuit characteristics by 1÷2 orders of magnitude. Analytical dependencies describing the linearity errors of the cores of voltage buffers, which are built according to a two-stroke symmetrical structure, are derived. It is shown that the proposed approaches allow to reduce the errors of linearity and zero shift by an order of magnitude or more. To determine the components that affect the appearance of the error, an equivalent scheme for replacing the output of the voltage buffer core is considered. It was determined that the proposed methods of building voltage buffers have a common drawback, namely, low load capacity, which is determined by the output resistances of the circuits. An approach that allows increasing the load capacity of voltage buffers is considered. It is shown that it makes it possible to reduce the output resistance by 2÷3 orders of magni-tude. In order to increase the load capacity and maintain the specified linearity of the voltage buffer scheme, it is proposed to supplement it with a two-stroke two-channel current amplifier. The use of the proposed methods and approaches for the construction of voltage buffers allows obtaining such devices that have the necessary characteristics and can be used as part of high-performance ADCs and DACsen
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.relation.ispartofІнформаційні технології та комп'ютерна інженерія. № 1 : 44-51.uk
dc.relation.urihttps://itce.vntu.edu.ua/index.php/itce/article/view/921
dc.subjectвисоколінійнийuk
dc.subjectвисокопродуктивнийuk
dc.subjectбуфер напругиuk
dc.subjectАЦПuk
dc.subjectЦАПuk
dc.subjectдвотактна структураuk
dc.subjecthigh-linearityen
dc.subjecthigh-performanceen
dc.subjectvoltage bufferen
dc.subjectADCen
dc.subjectDACen
dc.subjectpush-pull structureen
dc.titleВисоколінійні буфери напруги для високопродуктивних АЦП і ЦАПuk
dc.title.alternativeHigh-line voltage buffers for high-performance ADCS and DACSen
dc.typeArticle
dc.identifier.udc621.375.024
dc.relation.referencesWalt Kesler, Analog-digital conversion. ADI Central Application Department, 2004, 1127 p.en
dc.relation.referencesAlan B. Grebene, Bipolar and MOS analog integrated circuit design. New Jersey: Whiley Classic Library, 2002, 915 p.en
dc.relation.referencesО. Д. Азаров, О. В. Дудник, С. В. Богомолов, О. В. Кадук, «Буферний каскад,» Петент України Н03К 5/22, G05B 1/00. №51014 МПК (2009), 25.06.2010.uk
dc.relation.referencesU. Tietze, Ch. Schenk, E. Gamm, Electronic Circuits: Handbook for Design and Application. 2nd ed., Springer, USA, 2008, 1543 p.en
dc.relation.referencesО. Д. Азаров, В. А. Гарнага, Двотактні підсилювачі постійного струму для багаторозрядних перетворювачів форми інформації, що самокалібруються. Вінниця, Україна: ВНТУ, 2011, 156 с.uk
dc.relation.referencesО. Д. Азаров, С. В. Богомолов, В. Я. Стейскал, «Похибки лінійності передатної характеристики вхідного каскаду двотактних підсилювачів струму,» Інформаційні технології та комп’ютерна інженерія. Вінницький національний технічний університет, №3(19), с. 4-12. 2010.uk
dc.identifier.doihttps://doi.org/10.31649/1999-9941-2023-56-1-44-51


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію