Показати скорочену інформацію

dc.contributor.authorМуращенко, О. Г.uk
dc.contributor.authorMurashchenko, O. G.en
dc.date.accessioned2025-08-13T09:42:41Z
dc.date.available2025-08-13T09:42:41Z
dc.date.issued2025
dc.identifier.citationМуращенко О. Г. Метод зменшення глітчів у ЦАП із ваговою надлишковістю // Матеріали Всеукраїнської науково-практичної інтернет-конференції «Молодь в науці: дослідження, проблеми, перспективи (МН-2025)», Вінниця, 15-16 червня 2025 р. URI: https://conferences.vntu.edu.ua/index.php/mn/mn2025/paper/view/23016.uk
dc.identifier.isbn978-617-8163-57-0
dc.identifier.urihttps://ir.lib.vntu.edu.ua//handle/123456789/48023
dc.description.abstractДосліджено можливість використання надлишкових позиційних систем числення з метою зменшення глітчів в ЦАП. Доведено можливість застосування систем числення як з дробовими, так і з цілочисловими вагами розрядів. Запропоновано алгоритм зменшення глітчів в режимі генерування неперервного аналогового сигналу ЦАП. Оцінено ефективність застосування вагової надлишковості для зменшення рівня глітчів та запропоновано оптимальні параметри систем числення. Наведено стуктурну схему низькоглітчевого ЦАП на основі кодів Фібоначчі. Результати моделювання доводять доцільність застосування вагової надлишковості і показують значне зменьшення глітчів в ЦАП порівняно з класичною двійковою систему числення.uk
dc.description.abstractThere had been researched the possibility of using the redundant positional number system in order to reduce glitches in DAC. There had been described the usage pattern of number systems with fractional digit weights of bits as well as with the whole number weights of bits. Hereafter there had been suggested the algorithm for glitches reduction in the DAC generation mode of incessant analogue signal. There had also been estimated the efficiency of weight redundancy application with further presentation of the most efficient parameters of number systems. The paper describes a block diagram of a low-glitch DAC based on Fibonacci codes. The simulation results prove the feasibility of weight redundancy application and show a significant reduction of glitches in DAC in comparison with the classical binary system.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.relation.ispartofМатеріали Всеукраїнської науково-практичної інтернет-конференції «Молодь в науці: дослідження, проблеми, перспективи (МН-2025)», Вінниця, 15-16 червня 2025 р.uk
dc.relation.urihttps://conferences.vntu.edu.ua/index.php/mn/mn2025/paper/view/23016
dc.subjectглітчі в ЦАПuk
dc.subjectвагова надлишковістьuk
dc.subjectкоди Фібоначчіuk
dc.subjectglitches in DACen
dc.subjectweight redundancyen
dc.subjectFibonacci codesen
dc.titleМетод зменшення глітчів у ЦАП із ваговою надлишковістюuk
dc.typeThesis
dc.identifier.udc004
dc.relation.referencesBy Eva Murphy, Colm Slattery. Direct Digital Synthesis (DDS) Controls Waveforms in Test, Measurement, and Communications. Analog Dialogue Volume 39, August 2005.en
dc.relation.referencesCatteau, B., Rombouts, P., Weyten, L.. A Digital Calibration Technique for the Correction of Glitches in High-Speed DAC's. IEEE International Symposium on Circuits and Systems (ISCAS), 2007. Pages: 14771480.en
dc.relation.referencesChao Su, Xin Dai, Geiger, R.L. “An ovel dynamic calibration approach for current-steering DACs”. Proceedings of IEEE International Workshop on VLSI Design and Video Technology, 2005. Pages:40-43.en
dc.relation.referencesAzarov O.D. Analogue-to-digital digit-by-digit conversion on the base of calculation system with weigh redundancy. Monograph. Vinnytsia: VNTU, 2010. 232p.en
dc.relation.referencesHokazono, K., Kanemoto, D., Pokharel, R., Tomar, A., Kanaya, H., Yoshida, K.. A low-glitch and smalllogic-area Fibonacci Series DAC. IEEE 54th International Midwest Symposium on Circuits and Systems (MWSCAS), 2011. Pages: 1-4.en
dc.relation.referencesAndersson, K.O., Vesterbacka, M., IEEE Transactionson Circuits and Systems I: Regular Papers, Vol:52, No:11, Nov. 2005, Pages: 2265-2275en
dc.relation.referencesStakhov A.P. Introduction to the algorithmic measuring system. ., Sov. radio, 1977. 288p.en
dc.relation.referencesPatent. 94085 Ukraine, :H03M 1/46. Digit-to-analogue converter [Text] / Azarov O.D., Murashchenko O.G., Bogomolov S.V., Chernyak .. (Ukraine); inventors application and patent owner Vinnytsia National Technical University. - u 2014 05694; application 26.05.2014; published 27.10.2014, Rep. 20. 7p.en


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію