Логічний елемент
Автор
Кичак, Василь Мартинович
Стронський, Віктор Володимирович
Тромсюк, Володимир Дмитрович
Кичак, Василий Мартынович
Стронский, Виктор Владимирович
Тромсюк, Владимир Дмитриевич
Kychak, Vasyl Martynovych
Stronskyi, Viktor Volodymyrovych
Tomsiuk, Volodymyr Dmytrovych
Дата
2013-09-10Metadata
Показати повну інформаціюCollections
Анотації
Логічний елемент містить джерело постійної напруги, перший, другий входи і вихід пристрою, перший, другий вхідні двоемітерні транзистори, перший, другий вхідні діоди, перший, другий, третій проміжні транзистори, перший і другий вихідні транзистори, перший, другий вхідні резистори, перший і другий проміжні резистори, вихідний резистор, вихідний діод. Додатково введено проміжний діод, третій і четвертий проміжні резистори, третій вихідний транзистор, причому перший і другий емітери другого вхідного двоемітерного транзистора підключені до першого і другого входів пристрою. Колектор з'єднаний з базою третього проміжного транзистора, колектор якого через третій проміжний резистор підключений до додатного полюса джерела постійної напруги. Емітер через четвертий проміжний резистор підключений до загальної шини джерела постійної напруги і з'єднаний з анодом проміжного діода, катод якого підключений до загальної шини джерела постійної напруги та з'єднаний з базою третього вихідного транзистора, емітер якого з'єднаний з базою першого вихідного транзистора. Колектор підключений до колектора першого вихідного транзистора і виходу пристрою. Емітер другого проміжного транзистора з'єднаний з базою першого проміжного транзистора. Логический элемент содержит источник постоянного напряжения, первый, второй входы и выход устройства, первый, второй входные двухэмиттерные транзисторы, первый, второй входные диоды, первый, второй, третий промежуточные транзисторы, первый и второй выходные транзисторы, первый, второй входные резисторы, первый и второй промежуточные резисторы, выходной резистор, выходной диод. Дополнительно введен промежуточный диод, третий и четвертый промежуточные резисторы, третий выходной транзистор, причем первый и второй излучатели второго входного двухэмиттерного транзистора подключены к первому и второму входам устройства. Коллектор соединен с базой третьего промежуточного транзистора, коллектор которого при помощи третьего промежуточного резистора подключен к положительному полюсу источника постоянного напряжения. Эмиттер при помощи четвертого промежуточного резистора подключен к общей шине источника постоянного напряжения и соединен с анодом промежуточного диода, катод которого подключен к общей шине источника постоянного напряжения и соединен с базой третьего выходного транзистора, эмиттер которого соединен с базой первого выходного транзистора. Коллектор подключен к коллектору первого выходного транзистора и выходу устройства. Эмиттер второго промежуточного транзистора соединен с базой первого промежуточного транзистора. A logic element comprises a DC source, first, second inputs and output of the device, first, second input two-emitter transistors, first, second input diodes, first, second, third intermediate transistors, first, second output transistors, first, second input resistors, first, second, intermediate resistors, an output resistor, an output diode. Moreover, the intermediate diode, third and fourth intermediate resistors, third output transistor are introduced; first and second radiators of second input two-emitter transistor are connected to first and second inputs of the device. A collector is connected to the base of third intermediate transistor, whose collector is connected to the positive pole of DC source through the third intermediate resistor. The emitter is connected to the global bus of the DC source through the fourth intermediate resistor and connected to the intermediate diode anode, whose cathode is connected to the global bus of the DC source and connected to the base of third output transistor, whose emitter is connected to the base of first output transistor. The collector is connected to the collector of first output transistor and output of the device. The emitter of second intermediate transistor is connected to the base of first intermediate transistor.
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/110