Показати скорочену інформацію

dc.contributor.authorБортник, Геннадій Григоровичuk
dc.contributor.authorВасильківський, Микола Володимировичuk
dc.contributor.authorСтальченко, Олександр Володимировичuk
dc.contributor.authorБортник, Геннадий Григорьевичru
dc.contributor.authorВасильковский, Николай Владимировичru
dc.contributor.authorСтальченко, Александр Владимировичru
dc.contributor.authorBortnyk, Hennadii Hryhorovychen
dc.contributor.authorVasylkivskyi, Mykola Volodymyrovychen
dc.contributor.authorStalchenko, Oleksandr Volodymyrovychen
dc.date.accessioned2015-08-19T10:15:59Z
dc.date.available2015-08-19T10:15:59Z
dc.date.issued2014-01-10
dc.identifier86550
dc.identifier.citationПат. 86550 UA, МПК H03M 1/12. Аналого-цифровий перетворювач [Текст] / Г. Г. Бортник, М. В. Васильківський, О. В. Стальченко (Україна). - № u201304679 ; заявл. 15.04.2013 ; опубл. 10.01.2014, Бюл. № 1. - 5 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua/handle/123456789/1600
dc.description.abstractАналого-цифровий перетворювач містить у випадку n розрядів резистивну матрицю, вхід якої під'єднано до шини джерела опорної напруги, 2n-1 компараторів, інвертувальні входи яких під'єднано до відповідних виходів резистивної матриці, а неінвертувальні входи з'єднано з шиною джерела вхідного сигналу, яка підлягає перетворенню, виходи компараторів під'єднано до відповідних входів розрядних каналів перетворювача коду. В кожен з розрядних каналів введено перший, другий і третій тригери, резистор і конденсатор, причому один вивід резистора під'єднано до шини джерела живлення, а його другий вивід під'єднано до R-входу третього тригера та першого виводу конденсатора, другий вивід якого під'єднано до спільної шини пристрою, R-вхід першого тригера під'єднано до відповідного неінвертувального виходу перетворювача кодів, R-вхід другого тригера під'єднано до відповідного інвертувального виходу перетворювача коду, синхровходи першого, другого та третього тригерів, а також K-входи першого та другого тригерів під'єднано до шини джерела синхросигналу, J-вхід першого тригера з'єднано з інвертувальним виходом третього тригера, J-вхід якого з'єднано з виходом першого тригера, J-вхід другого тригера під'єднано до виходу третього тригера та до відповідного розряду вихідної шини пристрою.uk
dc.description.abstractАналого-цифровой преобразователь включает в случае n разрядов резистивную матрицу, вход которой подключен к шине источника опорного напряжения, 2n -1 компараторов, инвертирующие входы которых подключены к соответствующим выходам резистивной матрицы, а неинвертирующие входы соединены с шиной источника входного сигнала, подлежащего преобразованию, выходы компараторов подключены к соответствующим входам разрядных каналов преобразователя кода. В каждый из разрядных каналов введен первый, второй и третий триггеры, резистор и конденсатор, причем один вывод резистора подключен к шине источника питания, а его второй вывод подключен к R-входу третьего триггера и первому выводу конденсатора, второй вывод которого подключен к общей шине устройства, R-вход первого триггера подключен к соответствующему инвертирующему выходу преобразователя кода, R-вход второго триггера подключен к соответствующему инвертирующему выходу преобразователя кода, синхровходы первого, второго и третьего триггеров, а также K-входы первого и второго триггеров подключены к шине источника синхросигнала, J-вход первого триггера соединен с инвертирующим выходом третьего триггера, J-вход которого соединен с выходом первого триггера, J-вход второго триггера подключен к выходу третьего триггера и к соответствующему разряду выходной шины устройства.ru
dc.description.abstractAn analog-to-digital converter comprises in case of n digits a resistor array, whose input is connected to a bus of a reference source, 2n -1 comparator units, whose inverting inputs are connected to the corresponding outputs of resistor array, noninverting inputs are connected to a bus of source of input signal to be converted, comparator units’ outputs are connected to the corresponding inputs of code translator digit channels. The first, second and third triggers, resistor and capacitor are introduced in each digit channel, one resistor lead is connected to a bus of power source, the second lead is connected to R-input of third trigger and first capacitor lead, whose second lead is connected to the global bus of the device, R-input of first trigger is connected to the corresponding inverting output of the code translator, R-input of second trigger is connected to the corresponding inverting output of code translator, clock inputs of the first, second and third triggers, as well as K-inputs of the first and second triggers are connected to the bus of clock signal source, J-input of the first trigger is connected to the inverting output of third trigger, whose J-input is connected to the output of first trigger, the J-input of second trigger is connected to the output of third trigger and to the corresponding digit of output bus of the device.en
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectімпульсна технікаuk
dc.subjectH03M 1/12
dc.subjectаналого-цифрові перетворювачіuk
dc.subjectобробка швидкоплинної інформаціїuk
dc.titleАналого-цифровий перетворювачuk
dc.title.alternativeАналого-цифровой преобразовательru
dc.title.alternativeAnalog-to-digital converteren
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію