Показати скорочену інформацію

dc.contributor.authorБортник, Геннадій Григоровичuk
dc.contributor.authorБортник, Олександр Геннадійовичuk
dc.contributor.authorВасильківський, Микола Володимировичuk
dc.contributor.authorБортник, Геннадий Григорьевичru
dc.contributor.authorВасильковский, Николай Владимировичru
dc.contributor.authorBortnyk, Hennadii Hryhorovychen
dc.contributor.authorVasylkivskyi, Mykola Volodymyrovychen
dc.date.accessioned2017-10-04T13:03:25Z
dc.date.available2017-10-04T13:03:25Z
dc.date.issued2017-09-25
dc.identifier119397
dc.identifier.citationПат. 119397 UA, МПК H03M 1/00. Аналого-цифровий перетворювач [Текст] / Г. Г. Бортник, О. Г. Бортник, М. В. Васильківський (Україна). - № u 201703067 ; заявл. 31.03.2017 ; опубл. 25.09.2017, Бюл. № 18. - 5 с. : кресл.uk
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/18291
dc.description.abstractАналого-цифровий перетворювач, який у випадку п розрядів містить резистивну матрицю, що складається з 2n-1 резисторів, n-розрядну вихідну шину, шину джерела опорної напруги, 2n-1 лінійки компараторів, інвертувальні входи яких під'єднано до відповідних виходів резистивної матриці, а неінвертувальні входи з'єднано з шиною джерела вхідного сигналу, який підлягає перетворенню, перетворювач коду, виходи якого є відповідно вихідною розрядною шиною пристрою, який відрізняється тим, що введено резистор та перший і другий компаратори, причому один вивід резистора під'єднано до шини джерела опорної напруги, а другий вивід резистора під'єднано до входу резистивної матриці, неінвертувальні входи першого та другого компараторів з'єднано з шиною джерела вхідного сигналу, а інвертувальний вхід першого компаратора під'єднано до шини джерела опорної напруги, а інвертувальний вхід другого компаратора під'єднано до спільної шини пристрою, у кожен з і-х розрядних каналів компараторів під'єднано перший, другий і третій логічні елементи І та логічний елемент АБО, причому перший вхід третього логічного елемента І під'єднано до виходу і-го компаратора та до другого входу другого логічного елемента І, а другий вхід під'єднано до виходу і-1-го компаратора та до другого входу першого логічного елемента І, перший вхід другого логічного елемента І під'єднано до виходу і+1-го компаратора та до першого входу першого логічного елемента І, перший, другий та третій входи логічного елемента АБО під'єднано відповідно до виходів першого, другого та третього логічних елементів І, а вихід логічного елемента АБО під'єднано до відповідного і-го входу перетворювача коду.uk
dc.language.isouk_UAuk_UA
dc.publisherДержавне підприємство "Український інститут промислової власності" (УКРПАТЕНТ)uk
dc.subjectH03M 1/00
dc.subjectімпульсна технікаuk
dc.subjectаналого-цифрові перетворювачіuk
dc.subjectобробка швидкоплинної інформаціїuk
dc.titleАналого-цифровий перетворювачuk
dc.typePatent


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію