dc.contributor.author | Мартинюк, Тетяна Борисівна | uk |
dc.contributor.author | Буда, Антоніна Героніївна | uk |
dc.contributor.author | Біляєва, Анастасія Сергіївна | uk |
dc.contributor.author | Запетрук, Ярослав Вікторович | uk |
dc.date.accessioned | 2018-05-18T09:26:34Z | |
dc.date.available | 2018-05-18T09:26:34Z | |
dc.date.issued | 2018-05-10 | |
dc.identifier | 125549 | |
dc.identifier.citation | Пат. 125549 UA, МПК G06G 7/00. Пристрій для моделювання нейрона [Текст] / Т. Б. Мартинюк, А. Г. Буда, А. С. Біляєва, Я. В. Запетрук (Україна). - № u 2017 12880 ; заявл. 26.12.2017 ; опубл. 10.05.2018, Бюл. № 9. - 13 с. : кресл. | uk |
dc.identifier.uri | http://ir.lib.vntu.edu.ua//handle/123456789/20120 | |
dc.description.abstract | Пристрій для моделювання нейрона, який містить п блоків зміни синаптичних ваг, перші і другі входи яких є інформаційними входами пристрою, суматор, перші п входів якого з'єднані відповідно з виходами п блоків зміни синаптичних ваг, елемент нерівнозначності, причому установний вхід пристрою з'єднаний з відповідним входом n блоків зміни синаптичних ваг, вхід порога, адресний і перший керуючий входи пристрою з'єднані з відповідними входами суматора, вихід ознаки нуля якого є виходом сигналу "кінець" пристрою, який відрізняється тим, що в нього введено логічний блок і блок комутації, причому логічний блок містить елемент нерівнозначності та елемент і, а блок комутації містить мультиплексор, елемент і, елемент рівнозначності та інвертор, другий та третій керуючі входи пристрою з'єднані відповідно з входами елемента нерівнозначності та елемента і логічного блока, а іх виходи є відповідно першим і другим виходами логічного блока, вихід результуючого сигналу суматора і перший вихід логічного блока з'єднані з входами елемента І блока комутації, вихід якого є першим виходом результату пристрою, вихід результуючого сигналу суматора і другий вихід логічного блока з'єднані з виходами елемента рівнозначності блока комутації, вихід якого з'єднаний з входом вибору мультиплексора блока комутації, перший вихід логічного блока з'єднаний через інвертор з входом дозволу мультиплексора, інформаційні входи якого з'єднані відповідно з другим і першим інформаційними виходами суматора, а його інформаційний вихід є другим виходом результату пристрою. | uk |
dc.language.iso | uk_UA | uk_UA |
dc.publisher | Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ) | uk |
dc.subject | G06G 7/00 | |
dc.subject | обчислювальна техніка | uk |
dc.subject | моделювання біологічних процесів | uk |
dc.subject | моделювання нейрона | uk |
dc.title | Пристрій для моделювання нейрона | uk |
dc.type | Patent | |