АЦП порозрядно-слідкувального врівноваження з ваговою надлишковістю
Author
Азаров, О. Д.
Черняк, О. І.
Стахов, О. Я.
Азаров, А. Д.
Черняк, А. И.
Стахов, А. Я.
Azarov, O. D.
Chernyak, O. I.
Stahov, O. Y.
Date
2020Metadata
Show full item recordCollections
Abstract
У статті подано інформаційні і структурні аспекти, покладені в основу організації аналого-цифрового перетворювача, що працює у режимах як слідкувального, так і порозрядного врівноваження. При організації слідкувального врівноваження можуть відбуватись значні перепади вхідного сигналу. Тому у таких випадках для пришвидшення виходу АЦП на слідкувальний режим авторами пропонується тимчасово переводити його у режим порозрядного аналого-цифрового перетворення. Для пришвидшення перетворення у слідкувальному режимі використовується запропонований авторами швидкодіючий реверсивний лічильник у сис-темі числення з ваговою надлишковістю. АЦП також працює у цій системі числення. Наведено часову діаграму режимів роботи порозрядно-слідкувального АЦП у СЧВН. Описано структурну організацію даного перетворювача. Розроблено і наведено блок-схему вироблення блоком керування керуючих сигналів для роботи запропонованого АЦП. Використання запропонованого авто-рами рішення дозволить розширити сферу застосування слідкувальних АЦП. В статье представлены информационные и структурные аспекты, положенные в основу организации аналого-цифрового преобразователя, работающего в режимах как следящего, так и поразрядного уравновешивания. При организации сле-дящего уравновешивания могут происходить значительные перепады входного сигнала. Поэтому в таких случаях для ускорения выхода АЦП на следящий режим предлагается временно переводить его в режим поразрядного аналого-цифрового преобразования. Для ускорения преобразования в следящем режиме используется предложенный авторами быстродействующий реверсивный счет-чик в системе счисления с весовой избыточностью. АЦП также работает в этой системе счисления. Приведена временная диаграм-ма режимов работы поразрядно-следящего АЦП в СЧВН. Описана структурная организация данного преобразователя. Разработана и приведена блок-схема выработки блоком-управления управляющих сигналов для работы предложенного АЦП. Использование предложенного авторами решения позволит расширить сферу применения следящих АЦП. The article presents the informational and structural aspects underlying the organization of an analog-to-digital converter operating in both tracking and bitwise balancing modes. When organizing tracking balancing significant differences in the input signal can occur. Therefore, in such cases, in order accelerate the ADC output to the tracking mode, it is proposed by the authors to temporarily transfer it to the bitwise analog-to-digital conversion mode. To speed up the conversion in the tracking mode, the authors use the high-speed reverse coun-ter in the number system with weight redundancy proposed by the authors. The time diagram of the operation modes of bitwise-tracking ADC in the SCHVN is given. The structural organization of this converter is described. A block diagram of the development of the control unit for the control signals for the operation of the proposed ADC is developed and presented. Using the solution proposed by the authors will expand the scope of the tracking ADCs.
URI:
http://ir.lib.vntu.edu.ua//handle/123456789/31645