dc.description.abstract | Паралельний аналого-цифровий перетворювач, який у випадку n розрядів містить резистивну
матрицю, вхід якої під`єднано до виходу формувача опорної напруги, m-1 компараторів,
інвертувальні входи яких під`єднано до відповідних виходів резистивної матриці, а
неінвертувальні входи з`єднано з шиною джерела напруги, яка підлягає перетворенню, виходи
компараторів під`єднано до відповідних входів блока кодувальної логіки, знаковий компаратор,
неінвертувальний вхід якого з`єднано з шиною джерела напруги, яка підлягає перетворенню,
інвертувальний вхід якого під`єднано до спільної шини АЦП, а вихід знакового компаратора
під`єднано до відповідного входу блока кодувальної логіки та до керувального входу формувача
опорної напруги. В нього введено елемент ВИКЛЮЧНЕ АБО, перший вхід якого під`єднано до
виходу знакового компаратора, керувального входу формувача опорної напруги та відповідного
входу блока кодувальної логіки, другий вхід під`єднано до виходу компаратора молодшого
розряду та відповідного входу блока кодувальної логіки, одновібратор, вхід якого під`єднано до
виходу елемента ВИКЛЮЧНЕ АБО, буферний регістр, входи якого під`єднано до відповідних
виходів блока кодувальної логіки, виходи буферного регістра є вихідною розрядною шиною
АЦП, а вхід встановлення нуля під`єднано до виходу одновібратора. | uk |