Цифровий оптоелектронний спецпроцесор
Автор
Заболотна, Наталія Іванівна
Шолота, Владіслав Васильович
Мусійчук, Ірина Вікторівна
Дроненко, Олена Василівна
Заболотная, Наталия Ивановна
Шолота, Владислав Васильевич
Мусийчук, Ирина Викторовна
Дроненко, Елена Васильевна
Zabolotna, Nataliia Ivanivna
Sholota, Vladyslav Vasyliovych
Musiichuk, Iryna Viktorivna
Dronenko, Olena Vasylivna
Дата
2011-10-10Metadata
Показати повну інформаціюCollections
Анотації
Цифровий оптоелектронний спецпроцесор містить арифметико-логічний пристрій. В нього ввведено другий арифметико-логічний пристрій, тривходовий матричний комутатор, двовходовий матричний комутатор, п'ятивходовий матричний комутатор, семивходовий матричний комутатор, два групових матричних комутатори, чотири матричні регістри, матричний суматор за модулем два, паралельну матричну схему порівняння, затвор, блок просторового зсуву, комбінаційну схему та блок формування ознак. Цифровой оптоэлектронный спецпроцессор содержит арифметико-логическое устройство. В него введено второе арифметико-логическое устройство, трехвходовый матричный коммутатор, двухвходовый матричный коммутатор, пятивходовый матричный коммутатор, семивходовый матричный коммутатор, два групповых матричных коммутатора, четыре матричных регистра, матричный сумматор по модулю два, параллельную матричную схему сравнения, затвор, блок пространственного сдвига, комбинационную схему и блок формирования признаков. The digital optoelectronic special-purpose processor comprises an arithmetic and logic unit. It includes the second arithmetic and logic unit, a three-input matrix switch, a two-input matrix switch, a five-input matrix switch, a seven-input matrix switch, two group matrix switch, four matrix registers, a modulo-two matrix adder, a parallel matrix comparison circuit, a gate, a spatial shift unit, a combinational circuit and a sign shaping unit.
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/760