• English
    • українська
  • English 
    • English
    • українська
  • Login
View Item 
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інтелектуальних інформаційних технологій та автоматизації
  • View Item
  • Frontpage
  • Патенти, авторські свідоцтва
  • Факультет інтелектуальних інформаційних технологій та автоматизації
  • View Item
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Цифровий оптоелектронний спецпроцесор

Author
Заболотна, Наталія Іванівна
Шолота, Владіслав Васильович
Мусійчук, Ірина Вікторівна
Дроненко, Олена Василівна
Заболотная, Наталия Ивановна
Шолота, Владислав Васильевич
Мусийчук, Ирина Викторовна
Дроненко, Елена Васильевна
Zabolotna, Nataliia Ivanivna
Sholota, Vladyslav Vasyliovych
Musiichuk, Iryna Viktorivna
Dronenko, Olena Vasylivna
Date
2011-10-10
Metadata
Show full item record
Collections
  • Факультет інтелектуальних інформаційних технологій та автоматизації [330]
Abstract
Цифровий оптоелектронний спецпроцесор містить арифметико-логічний пристрій. В нього ввведено другий арифметико-логічний пристрій, тривходовий матричний комутатор, двовходовий матричний комутатор, п'ятивходовий матричний комутатор, семивходовий матричний комутатор, два групових матричних комутатори, чотири матричні регістри, матричний суматор за модулем два, паралельну матричну схему порівняння, затвор, блок просторового зсуву, комбінаційну схему та блок формування ознак.
 
Цифровой оптоэлектронный спецпроцессор содержит арифметико-логическое устройство. В него введено второе арифметико-логическое устройство, трехвходовый матричный коммутатор, двухвходовый матричный коммутатор, пятивходовый матричный коммутатор, семивходовый матричный коммутатор, два групповых матричных коммутатора, четыре матричных регистра, матричный сумматор по модулю два, параллельную матричную схему сравнения, затвор, блок пространственного сдвига, комбинационную схему и блок формирования признаков.
 
The digital optoelectronic special-purpose processor comprises an arithmetic and logic unit. It includes the second arithmetic and logic unit, a three-input matrix switch, a two-input matrix switch, a five-input matrix switch, a seven-input matrix switch, two group matrix switch, four matrix registers, a modulo-two matrix adder, a parallel matrix comparison circuit, a gate, a spatial shift unit, a combinational circuit and a sign shaping unit.
 
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/760
View/Open
63651.pdf (246.0Kb)

Institutional Repository

FrontpageSearchHelpContact UsAbout Us

University Resources

JetIQLibrary websiteUniversity websiteE-catalog of VNTU

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOIThis CollectionBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOI

My Account

LoginRegister

Statistics

View Usage Statistics

ISSN 2413-6360 | Frontpage | Send Feedback | Help | Contact Us | About Us
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ