Оптоелектронний пристрій порівняння чисел
Author
Мартинюк, Тетяна Борисівна
Горбатюк, Олеся Дмитрівна
Марков, Денис Сергійович
Мартынюк, Татьяна Борисовна
Горбатюк, Олеся Дмитриевна
Марков, Денис Сергеевич
Martyniuk, Tetiana Borysivna
Horbatiuk, Olesia Dmytrivna
Markov, Denys Serhiiovych
Date
2012-10-25Metadata
Show full item recordCollections
Abstract
Оптоелектронний пристрій порівняння чисел містить три оптоелектронні регістри, два елементи АБО-НІ, елемент І і RS-тригер, входи дозволу відповідно запису і зчитування першого і другого оптоелектронних регістрів, вхід дозволу запису третього оптоелектронного регістра, установний вхід, входи запису і шину тактових імпульсів пристрою, кожна розрядна комірка оптоелектронних регістрів містить оптоелектронний квантуючий модуль, причому в кожній розрядній комірці першого, другого і третього оптоелектронних регістрів перший електричний вхід оптоелектронного квантуючого модуля є інформаційним входом запису відповідної розрядної комірки, другий електричний вхід оптоелектронного квантуючого модуля підключений до шини живлення пристрою, другі входи першого і другого елементів АБО-НІ з'єднані з прямим виходом RS-тригера, S-вхід якого підключений до входу запускання пристрою, входи дозволу запису і зчитування першого і другого оптоелектронних регістрів з'єднані з відповідними входами оптоелектронного квантуючого модуля розрядної комірки цих оптоелектронних регістрів, вхід дозволу запису третього оптоелектронного регістра з'єднаний з відповідним входом оптоелектронного квантуючого модуля розрядної комірки цього оптоелектронного регістра, до трьох оптоелектронних регістрів також підключені установний вхід і шина тактових імпульсів пристрою. В першому оптоелектронному регістрі вихід ознаки нуля оптоелектронного квантуючого модуля розрядної комірки електрично з'єднаний з першим входом першого елемента АБО-НІ. Перший вхід другого елемента АБО-НІ електрично з'єднаний з виходом ознаки нуля оптоелектронного квантуючого модуля розрядної комірки другого оптоелектронного регістра. Прямий вихід RS-тригера з'єднаний з прямим входом елемента І, вихід якого з'єднаний з входом зчитування оптоелектронних квантуючих модулів розрядних комірок першого та другого оптоелектронних регістрів. Інформаційний вхід запису оптоелектронного квантуючого модуля розрядної комірки першого та другого оптоелектронних регістрів з'єднаний з відповідним входом запису першого та другого операндів пристрою. Інверсний вихід RS-тригера є виходом сигналу "Кінець" пристрою. Вхід запису порогу пристрою з'єднаний з інформаційним входом запису оптоелектронного квантуючого модуля розрядної комірки третього оптоелектронного регістра, вхід зчитування якого з'єднаний з виходом елемента І. Вхід дозволу зчитування пристрою і вхід зчитування з'єднані з відповідними входами оптоелектронного квантуючого модуля розрядної комірки третього оптоелектронного регістра, вихід ознаки нуля оптоелектронного квантуючого модуля розрядної комірки якого електрично з'єднаний з R-входом RS-тригера та з інверсним входом елемента І. Виходи першого і другого елементів АБО-НІ з'єднані з відповідними виходами ознак пристрою. Оптоэлектронное устройство сравнения чисел содержит три оптоэлектронных регистра, два элемента ИЛИ-НЕТ, элемент И и Rs-триггер, входы разрешения соответственно записи и считывания первого и второго оптоэлектронных регистров, вход разрешения записи третьего оптоэлектронного регистра, установочный вход, входы записи и шину тактовых импульсов устройства, каждая разрядная ячейка оптоэлектронных регистров содержит оптоэлектронный квантующий модуль, причем в каждой разрядной ячейке первого, второго и третьего оптоэлектронных регистров первый электрический вход оптоэлектронного квантующего модуля является информационным входом записи соответствующей разрядной ячейки, второй электрический вход оптоэлектронного квантующего модуля подключен к шине питания устройства, вторые входы первого и второго элементов ИЛИ-НЕ соединены с прямым выходом Rs-триггера, S-вход которого подключен ко входу запуска устройства. Входы разрешения записи и считывания первого и второго оптоэлектронных регистров соединены с соответствующими входами оптоэлектронного квантующего модуля разрядной ячейки этих оптоэлектронных регистров. Вход разрешения записи третьего оптоэлектронного регистра соединен с соответствующим входом оптоэлектронного квантующего модуля разрядной ячейки этого оптоэлектронного регистра, к трем оптоэлектронным регистрам также подключены установочный вход и шина тактовых импульсов устройства. В первом оптоэлектронном регистре выход признака нуля оптоэлектронного квантующего модуля разрядной ячейки электрически соединен с первым входом первого элемента ИЛИ-НЕ. Первый вход второго элемента ИЛИ-НЕ электрически соединен с выходом признака нуля оптоэлектронного квантующего модуля разрядной ячейки второго оптоэлектронного регистра. Прямой выход Rs-триггера соединен с прямым входом элемента И, выход которого соединен с входом считывания оптоэлектронных квантующих модулей разрядных ячеек первого и второго оптоэлектронных регистров. Информационный вход записи оптоэлектронного квантующего модуля разрядной ячейки первого и второго оптоэлектронных регистров соединен с соответствующим входом записи первого и второго операндов устройства. Инверсный выход Rs-триггера является выходом сигнала "Конец" устройства. Вход записи порога устройства соединен с информационным входом записи оптоэлектронного квантующего модуля разрядной ячейки третьего оптоэлектронного регистра, вход считывания которого соединен с выходом элемента И. Вход разрешения считывания устройства и вход считывания соединены с соответствующими входами оптоэлектронного квантующего модуля разрядной ячейки третьего оптоэлектронного регистра, выход признака нуля оптоэлектронного квантующего модуля разрядной ячейки которого электрически соединен с R-входом Rs-триггера и с инверсным входом элемента И. Выходы первого и второго элементов ИЛИ-НЕТ соединены с соответствующими выходами признаков устройства. An optoelectronic number comparison device comprises three optoelectronic registers, two OR-NOT gates, AND gate and RS flip-flop, write/read enable inputs of the first and second optoelectronic registers correspondingly, write enable input of the third optoelectronic register, setup input, write inputs and bus-line of device synchro clock, each bit cell of the optoelectronic registers comprises optoelectronic quantizing module. In each bit cell of the first, second and third optoelectronic registers first electric input of optoelectronic quantizing module is an information write input of corresponding bit cell, second electric input of optoelectronic quantizing module is connected to device supply line, second inputs of first and second NOR gates are connected to true output of RS flip-flop, which S-input is connected to the device start input. The write/read enable inputs of the first and second optoelectronic registers are connected to corresponding inputs of optoelectronic quantizing module of bit cell of these optoelectronic registers. The write enable input of the third optoelectronic register is connected to corresponding input of optoelectronic quantizing module of the bit cell of this optoelectronic register. The setup input and synchro clock bus-line are connected to three optoelectronic registers. In the first optoelectronic register zero flag output of bit cell optoelectronic quantizing module is connected electrically to first input of first NOR gate. First input of second NOR gate is electrically connected to zero flag output of optoelectronic quantizing module of second optoelectronic register bit cell. The true input of RS flip-flop is connected to uncomplemented input of AND gate which output is connected to write input of optoelectronic quantizing modules of bit cells of first and second optoelectronic registers. The information write input of the optoelectronic quantizing module of bit cell of first and second optoelectronic registers is connected to corresponding write input of first and second device operands. The complementary output of RS flip-flop is an output of the device End signal. The device threshold write input is connected to the information write input of optoelectronic quantizing module of bit cell of third optoelectronic register, which read input is connected to AND gate output. The device read enable input and read input are connected to corresponding inputs of optoelectronic quantizing module of bit cell of the third optoelectronic register which zero flag output of bit cell optoelectronic quantizing module is electrically connected to R-input of RS flip-flop and to uncomplemented input of AND gate. Outputs of first and second NOR gates are connected to corresponding feature outputs of the device.
Please use this identifier to cite or link to this item:
http://ir.lib.vntu.edu.ua/handle/123456789/1641