Показати скорочену інформацію

dc.contributor.authorКожем'яко, А. В.uk
dc.contributor.authorМартинюк, Т. Б.uk
dc.contributor.authorПавлов, С. В.uk
dc.contributor.authorКрупельницький, Л. В.uk
dc.contributor.authorВойцеховська, О. В.uk
dc.contributor.authorKozhemiako, A. V.en
dc.contributor.authorMartyniuk, T. B.en
dc.contributor.authorPavlov, S. V.en
dc.contributor.authorKrupelnitskyi, L. Ven
dc.contributor.authorVoitsekhovska, O. V.en
dc.date.accessioned2025-11-19T12:07:28Z
dc.date.available2025-11-19T12:07:28Z
dc.date.issued2025uk
dc.identifier.citationКожем'яко А. В., Мартинюк Т. Б., Павлов С. В., Крупельницький Л. В., Войцеховська, О. В. Двовимірна систолічна структура для обробки матриці елементів дискримінантних функцій // Міжнародна науково-технічна конференція з оптико-електронних інформаційних технологій «Фотоніка−ODS», Вінниця, 23-24 квітня 2025 р. Електрон. текст. дані (PDF: 251 КБ). Вінниця : ВНТУ, 2025. URI: https://conferences.vntu.edu.ua/index.php/ods/ods_2025/paper/viewFile/24716.uk
dc.identifier.urihttps://ir.lib.vntu.edu.ua//handle/123456789/50063
dc.description.abstractThe paper examines the features of systolic architecture and analyzes its prospects for parallel processing of matrix elements of linear discriminant functions in pattern recognition tasks. The obtained results indicate the feasibility of using systolic structures for processing matrices of elements in classification tasks and their potential application in artificial neural networks. This architecture can be implemented on programmable logic devices, enhancing the speed of information processing for data classification in intelligent systems.en_US
dc.description.abstractУ роботі досліджено особливості систолічної архітектури та проаналізовано перспективи її використання для паралельної обробки матриць елементів лінійних дискримінаційних функцій у задачах розпізнавання образів. Результати дослідження підтверджують доцільність застосування систолічних структур для обробки матриць у задачах класифікації та їх потенціал для інтеграції зі штучними нейронними мережами. Крім того, запропонована архітектура може бути реалізована на програмованих логічних інтегральних схемах, що значно підвищує швидкість обробки даних у інтелектуальних системах класифікації.uk_UA
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk
dc.relation.ispartofМіжнародна науково-технічна конференція з оптико-електронних інформаційних технологій «Фотоніка−ODS», Вінниця, 23-24 квітня 2025 р.uk
dc.subjectсистолічна структураuk
dc.subjectдискримінантна функціяuk
dc.subjectрозпізнавання образівuk
dc.subjectінтелектуальна системаuk
dc.subjectsystolic structureuk
dc.subjectdiscriminant functionuk
dc.subjectpattern recognitionuk
dc.subjectintelligent systemuk
dc.titleДвовимірна систолічна структура для обробки матриці елементів дискримінантних функційuk
dc.title.alternativeTwo-dimensional systolic structure for processing of the elements matrix of discriminant functionsen_US
dc.typeThesis
dc.identifier.udc004.272uk
dc.identifier.orcidhttps://orcid.org/uk


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію