Показати скорочену інформацію

dc.contributor.authorМартинюк, Т. Б.uk
dc.contributor.authorДенисюк, Н. О.uk
dc.contributor.authorКруківський, Б. І.uk
dc.contributor.authorMartyniuk, T. B.en
dc.contributor.authorDenysiuk, N. O.en
dc.contributor.authorKrukivskyi, B. I.en
dc.contributor.authorМартынюк, Т. Б.ru
dc.contributor.authorДенисюк, Н. А.ru
dc.contributor.authorКруковский, Б. И.ru
dc.date.accessioned2020-09-17T12:14:15Z
dc.date.available2020-09-17T12:14:15Z
dc.date.issued2019
dc.identifier.citationМартинюк Т. Б. Асоціативні процесори з паралельно-послідовною обробкою даних [Текст] / Т. Б. Мартинюк, Н. О. Денисюк, Б. І. Круківський // Інформаційні технології та комп'ютерна інженерія. – 2019. – № 1. – С. 27-36.uk
dc.identifier.issn1999-9941
dc.identifier.issn2078-6387
dc.identifier.urihttp://ir.lib.vntu.edu.ua//handle/123456789/30513
dc.description.abstractРозробка асоціативної пам’яті та паралельних методів асоціативної обробки масивів даних дозволяє подолати обмеження адресного (послідовного) доступу до пам’яті та збільшити швидкодію необчислювальних операцій. Серед методів асоціативної обробки найбільше розповсюдження отримав метод обробки по розрядних зрізах (слайзах), тобто з одночасною обробкою однойменних розрядів усіх слів. В роботі проаналізовано відомі варіанти побудови асоціативних процесорів, базовим вузлом яких є асоціативна пам’ять. Обрано асоціативний процесор з паралельно-послідовним способом обробки елементів числового масиву. Запропоновано дві структури асоціативних процесорів з можливістю виконання операцій пошуку за ключем і пошуку мінімуму/максимуму у числовому масиві. У першому запропонованому варіанті в асоціативному процесорі для пошуку у масиві даних за ключем паралельно-послідовна обробка дозволяє зафіксувати співвідношення n операндів з ключем у вигляді бінарних ознак (=, ≠) в пам’яті результатів на тригерах. У другому запропонованому варіанті в асоціативному процесорі для пошуку екстремальних чисел розширення функціональних можливостей досягається за рахунок роботи в двох режимах: пошук мінімального або максимального числа у масиві n чисел. Особливістю таких процесорів є використання швидкої регістрової пам’яті на лічильниках та паралельної обробки без операції порівняння елементів числового масиву. В цьому випадку можна об’єднати функціональні можливості двох типів запропонованих асоціативних процесорів в одному асоціативному процесорі через подібність їх структурної організації та принципу обробки елементів числового масиву через використання операції декременту у регістровій пам’яті на лічильниках. Розраховано основні параметри запропонованих асоціативних процесорів. Виконано порівняльний аналіз відомих та запропонованих асоціативних процесорів за такими показниками, як апаратна складність та часові витрати. Значною перевагою запропонованих асоціативних процесорів є регулярність структури та менша кількість апаратних витрат. Виграш в апаратних витратах є важливим при реалізації асоціативних процесорів на перспективній елементній базі – ПЛІС.uk
dc.description.abstractРазработка ассоциативной памяти и параллельных методов ассоциативной обработки массивов данных позволяет преодолеть ограничения адресного (последовательного) доступа к памяти и увеличить быстродействие невычислительных операций. Среди методов ассоциативной обработки наибольшее распространение получил метод обработки по разрядным срезам (слайзам), то есть с одновременной обработкой одноименных разрядов всех слов. В работе проанализированы известные варианты построения ассоциативных процессоров, базовым узлом которых является ассоциативная память. Выбран ассоциативный процессор с параллельно-последовательным способом обработки элементов числового массива. Предложены две структуры ассоциативных процессоров с возможностью выполнения операций поиска по ключу и поиска минимума / максимума в числовом массиве. В первом предложенном варианте в ассоциативном процессоре для поиска в массиве данных по ключу параллельно-последовательная обработка позволяет зафиксировать соотношение n операндов с ключом в виде бинарных признаков (=, ≠) в памяти результатов на триггерах. Во втором предложенном варианте в ассоциативном процессоре для поиска экстремальных чисел расширение функциональных возможностей достигается за счет работы в двух режимах: поиск минимального или максимального числа в массиве n чисел. Особенностью таких процессоров является использование быстрой регистровой памяти на счетчиках и параллельной обработки без операции сравнения элементов числового массива. В этом случае можно объединить функциональные возможности двух типов предлагаемых ассоциативных процессоров в одном ассоциативном процессоре из-за сходства их структурной организации и принципа обработки элементов числового массива с использованием операции декремента в регистровой памяти на счетчиках. Рассчитаны основные параметры предложенных ассоциативных процессоров. Выполнен сравнительный анализ известных и предложенных ассоциативных процессоров по таким показателям, как аппаратная сложность и временные затраты. Значительным преимуществом предложенных ассоциативных процессоров является регулярность структуры и меньшее количество аппаратных затрат. Выигрыш в аппаратных затратах является важным при реализации ассоциативных процессоров на перспективной элементной базе - ПЛИС.ru
dc.description.abstractDevelopment of associative memory and parallel methods of associative processing of numerical arrays allows to overcome the limitations of address (serial) access to memory and increase the speed of non-calculating operations. Among the methods of associative processing the most commonly used methods is processing method by bit cuts (slices), that is the simultaneous processing of the same names of bits of all words. In this paper the known variants of constructing associative processors, the base block of which is associative memory, is analyzed. An associative processor with a parallel-serial method of elements processing of a numerical array is selected. Two structures of associative processors with the ability to perform searches by key and search for a minimum / maximum in a numerical array are proposed. In the first proposed variant of the associative processor for the search by key in the numerical array, parallel-serial processing allows fixing the ratio of n operands with the key in the form of binary attributes (=, ≠) in the memory of the results on the triggers. In the second proposed version of the associative processor for search extreme numbers, the expansion of functionality is achieved by working in two modes: the search for a minimum or maximum number in an array of numbers. The feature of such processors is the using of fast register memory on counters and parallel processing without the operation of comparing elements of a numerical array. In this case, it`s possibly to combine the functionality of the two types of proposed associative processors in one associative processor due to the similarity of their structural organization and the principle of the elements processing of a numerical array using the operation of a decrement in the register memory on the counters. The basic parameters of the proposed associative processors are calculated. A comparative analysis of known and proposed associative processors is performed on indicators such as hardware complexity and time costs. A significant advantage of the proposed associative processor is the regularity of the structure and the smaller amount of hardware costs. The gain in hardware costs is important for the implementing of associative processor on promising element base - FPGA.en
dc.language.isouk_UAuk_UA
dc.publisherВНТУuk_UA
dc.relation.ispartofІнформаційні технології та комп'ютерна інженерія. № 1 : 27-36.uk
dc.relation.urihttps://itce.vntu.edu.ua/index.php/itce/article/view/724
dc.subjectасоціативна пам’ятьuk
dc.subjectасоціативний процесорuk
dc.subjectпошук за ключемuk
dc.subjectпошук мінімуму/максимумуuk
dc.subjectоперації інкременту/декрементуuk
dc.subjectассоциативная памятьru
dc.subjectассоциативный процессорru
dc.subjectпоиск по ключуru
dc.subjectпоиск минимума / максимумаru
dc.subjectоперации инкремента / декрементаru
dc.subjectassociative memoryen
dc.subjectassociative processoren
dc.subjectsearch by keyen
dc.subjectsearch for minimum / maximumen
dc.subjectoperations increment / decrementen
dc.titleАсоціативні процесори з паралельно-послідовною обробкою данихuk
dc.title.alternativeAssociative processors with parallel-serial data processingen
dc.title.alternativeАссоциативные процессоры с параллельно-последовательной обработкой данныхru
dc.typeArticle
dc.identifier.udc004.272
dc.relation.referencesАссоциативная обработка, [Електронний ресурс]. Режим доступу: http://www.ngpedia.ru/id97447pl.html. Дата звернення: Лют. 20, 2019.ru
dc.relation.referencesЯ. И. Фет, Параллельные процессоры для управляющих систем. М.,Россия: Энергоиздат, 1981.ru
dc.relation.referencesК. Дж. Тербер, Архитектура высокопроизводительных вычислительных систем. М., Россия: Наука. Гл. ред. физ.-мат. лит-ры, 1985.ru
dc.relation.referencesТ. Кохонен, Ассоциативные запоминающие устройства. М., Россия: Мир, 1982.ru
dc.relation.referencesА. П. Писарев., и А. П. Ремонтов, Вычислительные машины и системы: учебн. пособие. Пенза, Россия: 2006.ru
dc.relation.referencesМ. Амамия, Ю. Танака, Архитектура ЭВМ, искусственный интелект. М., Россия: Мир, 1993.ru
dc.relation.referencesВ. И. Козик, П. Е. Твердохлеб, «3-D оптические интегральные схемы ассоциативной памяти», Автометрия, № 3, с.44-52. 1993.ru
dc.relation.referencesВ. С. Бурцев, В. Б. Федоров, «Оптическая ассоциативная память для систем управления базами данных и вычислительных машин с нетрадиционной архитектурой», Радиотехника, № 7-8, с.79-89. 1992.ru
dc.relation.referencesSmith D., Hall J., and Miyake К. The CAM2000 Chip Architecture. Rutgers University [Online].Available: http://ntrs.nasa.gov/19930017905.pdf. Accessed on: Feb. 25, 2019.en
dc.relation.referencesА. А. Дерюгин, Электронные вычислительные машины и системы: Основные термины, определения и обозначения. М.,Россия: Изд-во МЭИ(ТУ), 1992.ru
dc.relation.referencesА. В, Богданов, В. В. Корхов , В. В. Мареев, и Е. Н. Станкова, Архитектуры и топологии многопроцессорных вычислительных систем. М., Россия: ИНТУИТ.РУ, 2009.ru
dc.relation.referencesА. А. Вербовецкий, и В. Б. Федоров, «Оптические системы памяти с ассоциативно-адресной выборкой информации», Квантовая электроника, т.7, №8, с.1769-1777. 1980.ru
dc.relation.referencesВ.Б. Федоров, «Принципы создания многопортовой ассоциативной памяти с использванием элементной базы квантовой электроники», Квантовая электроника, №11, с.1155 - 1160. 1995.ru
dc.relation.referencesА. В. Кожем’яко, Н. О. Денисюк, і С. В. Сидорук, «Аспекти реалізації асоціативного процесора», на Всеукр. наук.-практ. конф. Проблеми інформатики та комп’ютерної техніки (ПІКТ-2014), Чернівці, 2014, с.106-107.ru
dc.relation.referencesЛ М. Куперштейн, Н. О. Денисюк, і М. В. Повидало, «Особливості реалізації асоціативних операцій» на IV міжнар. наук.-практ. конф. Методи та засоби кодування, захисту й ущільнення інформації, Вінниця, 2013, с.344-346.uk
dc.relation.referencesТ. Б. Мартинюк, Н. О. Денисюк і С. П. Любич, «Оптоелектронний пристрій порівняння чисел», Патент України G06F7/00. №89886 МПК7 (2014), 12.05.2014.uk
dc.relation.referencesТ. Б. Мартинюк, Н. О. Денисюк і Н. І. Кокряцька, «Оптоелектронний пристрій порівняння чисел», Патент України G06F7/00. №91393 МПК7 (2014), 10.07.2014.uk
dc.relation.referencesТ. Б. Мартинюк, С. В. Павлов, А. В. Кожем’яко і Н. О. Денисюк, «Оптоелектронний пристрій для визначення екстремальних чисел», Патент України G 06F7/00. №91152 МПК7 (2014), 10.12.2014.uk
dc.relation.referencesElectronic Components Datasheet Search [Online].Available: http://www.alldatasheet.com/ Accessed on: Mar. 10, 2019.en
dc.relation.referencesТ. Б. Мартинюк, Д. В. Кордон, і Н. О. Денисюк, «Асоціативна регістрова пам'ять», на VI міжнар. наук.-техн. конф. Оптоелектронні інформаційні технології «Фотоніка ОДС - 2012», Вінниця, 2012, с.55.uk
dc.identifier.doihttps://doi.org/10.31649/1999-9941-2019-44-1-27-36


Файли в цьому документі

Thumbnail

Даний документ включений в наступну(і) колекцію(ї)

Показати скорочену інформацію