• English
    • українська
  • English 
    • English
    • українська
  • Login
View Item 
  • Frontpage
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Кафедра обчислювальної техніки
  • Наукові роботи каф. ОТ
  • View Item
  • Frontpage
  • Факультет інформаційних технологій та комп'ютерної інженерії
  • Кафедра обчислювальної техніки
  • Наукові роботи каф. ОТ
  • View Item
Сайт інституційного репозитарію ВНТУ містить роботи, матеріали та файли, які були розміщені докторантами, аспірантами та студентами Вінницького Національного Технічного Університету. Для розширення функцій сайту рекомендується увімкнути JavaScript.

Моделі форсуючих сигналів для прискореного порозрядного аналого-цифрового перетворення з ваговою надлишковістю

Author
Азаров, О. Д.
Решетнік, О. О.
Гарнага, В. А.
Ратнюк, В. В.
Date
2006
Metadata
Show full item record
Collections
  • Наукові роботи каф. ОТ [760]
Abstract
Статтю присвячено аналізу моделей форсуючих сигналів для прискореного порозрядного аналого-цифрового перетворення з ваговою надлиш ковістю. Використання таких сигналів дозволяє значно прискорити процес врівноваження за рахунок компенсації динамічних похибок. Розглянуто моделі ф орсую чих сигналів для надлишкових позиційних систем числення типу (1,0) та (1,-1). Отримані аналітичні вирази є узагальненими й с справедливим як для звичайних НПСЧ, так і у випадку застосування вагової надлишковості на базі двійкових рядів
 
Статья посвящена анализу моделей форсирующих сигналов для ускоренного поразрядного аналого-цифрового преобразования с весовой избыточностью. Использование таких сигналов позволяет значительно ускорить процесс уравновешивания за счет компенсации динамических погрешностей. Рассмотрены модели форсирующих сигналов для избыточных позиционных систем исчисления типа (0,1) и (1,-1). Полученые аналитические выражения есть обобщенными и справедливыми как для обычных ИПСИ, так и в случае использования весовой избыточности на базе двоичных рядов.
 
The article is dedicated to models of forcing signals for fast bitwise analog A D conversion with weight superfluity. Using of the signals allows accelerating considerably balancing process due to com pensation of dynamic errors. The models of forcing signals for surplus positional notation of (0, 1) and (1,-1) types are examined. The equations that were obtained are common as for common surplus positional notation and for weight superfluity based on binary sets
 
URI:
http://ir.lib.vntu.edu.ua/handle/123456789/9246
View/Open
OEIET_2_2006.pdf (265.7Kb)

Institutional Repository

FrontpageSearchHelpContact UsAbout Us

University Resources

JetIQLibrary websiteUniversity websiteE-catalog of VNTU

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOIThis CollectionBy Issue DateAuthorsTitlesSubjectsTypePublisherLanguageUdcISSNPublicationDOI

My Account

LoginRegister

Statistics

View Usage Statistics

ISSN 2413-6360 | Frontpage | Send Feedback | Help | Contact Us | About Us
© 2016 Vinnytsia National Technical University | Extra plugins code by VNTU Linuxoids | Powered by DSpace
Працює за підтримки 
НТБ ВНТУ